虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

舵机控制器

  • 基于FPGA的多功能LCD显示控制器设计

    通过对LCD1602/LCD12864显示模块控制时序和指令集的对比分析,利用Verilog HDL描述语言完成了多功能LCD显示控制模块的IP核设计.所设计的LCD显示控制器具有很好的可移植性,只需通过端口的使能参数配置便可以驱动LCD1602/LCD12864模块实现字符或图形的实时显示,并且该多功能LCD控制器的可行性也在Cyclone II系列的EP2C5T144C8 FPGA芯片上得到了很好的验证.

    标签: FPGA LCD 多功能 显示控制器

    上传时间: 2014-06-23

    上传用户:hasan2015

  • 可编程控制器讲义--电磁阀的结构

    可编程控制器讲义

    标签: 可编程控制器 讲义 电磁阀

    上传时间: 2013-11-03

    上传用户:liu123

  • 状态机在AD采样控制中的应用

    状态机在A_D采样控制中的应用

    标签: 状态 控制 中的应用 采样

    上传时间: 2013-10-16

    上传用户:liufei

  • 基于DSP+FPGA的磁铁电源控制器的设计

    介绍了一种基于DSP和FPGA的磁铁电源控制器的设计方案,阐述了该控制器硬件系统的组成,包括信号调理电路、中间数据处理部分、后端的驱动电路。同时给出了DSP和FPGA之间通过SPI接口通信的具体流程和输出PWM波形死区部分的控制流程。设计的磁铁电源控制器有很好的控制和运算能力,同时具有很好的灵活性和可靠性。

    标签: FPGA DSP 磁铁 电源控制器

    上传时间: 2014-01-27

    上传用户:suicoe

  • 支持PCI Express的4Gbps光纤通道控制器

    PCIe规范,光纤通道控制器

    标签: Express 4Gbps PCI 光纤通道

    上传时间: 2013-11-19

    上传用户:atdawn

  • 如何写好状态机

    描写状态机

    标签: 状态

    上传时间: 2013-10-19

    上传用户:qq527891923

  • 如何写好状态机

    如何写好状态机

    标签: 状态

    上传时间: 2013-10-31

    上传用户:YYRR

  • HDLC协议RS485总线控制器的FPGA实现

    介绍了HDLC协议RS485总线控制器的FPGA实现

    标签: HDLC FPGA 485 RS

    上传时间: 2013-11-04

    上传用户:heart_2007

  • XAPP058 -利用嵌入式微控制器实现Xilinx系统编程

      Xilinx 高性能 CPLD、FPGA 和配置 PROM 系列具备在系统可编程性、可靠的引脚锁定以及JTAG 边界扫描测试功能。此强大的功能组合允许设计人员在进行重大更改时,仍能保留原始的器件引脚,从而避免重组 PC 板。通过利用嵌入式控制器从板载 RAM 或 EPROM 对这些CPLD 和 FPGA 编程,设计人员可轻松升级、修改和测试设计,即使在现场也是如此。

    标签: Xilinx XAPP 058 嵌入式

    上传时间: 2014-08-10

    上传用户:sc965382896

  • 状态机学习心得

      FSM 分两大类:米里型和摩尔型。   组成要素有输入(包括复位),状态(包括当前状态的操作),状态转移条件,状态的输出条件。   设计FSM 的方法和技巧多种多样,但是总结起来有两大类:第一种,将状态转移和状态的操作和判断等写到一个模块(process、block)中。另一种是将状态转移单独写成一个模块,将状态的操作和判断等写到另一个模块中(在Verilog 代码中,相当于使用两个“always” block)。其中较好的方式是后者。其原因   如下:   首先FSM 和其他设计一样,最好使用同步时序方式设计,好处不再累述。而状态机实现后,状态转移是用寄存器实现的,是同步时序部分。状态的转移条件的判断是通过组合逻辑判断实现的,之所以第二种比第一种编码方式合理,就在于第二种编码将同步时序和组合逻辑分别放到不同的程序块(process,block) 中实现。这样做的好处不仅仅是便于阅读、理解、维护,更重要的是利于综合器优化代码,利于用户添加合适的时序约束条件,利于布局布线器实现设计。显式的 FSM 描述方法可以描述任意的FSM(参考Verilog 第四版)P181 有限状态机的说明。两个 always 模块。其中一个是时序模块,一个为组合逻辑。时序模块设计与书上完全一致,表示状态转移,可分为同步与异步复位。

    标签: 状态

    上传时间: 2013-10-23

    上传用户:yupw24