虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

自动化测试系统

  • 传感器与测试技术,李晓莹 主编,高等学校教材

    全书共分三篇17章。第一篇着重介绍工程测试基础和传感器技术基础,内容包括:测试的基础知识、信号分析基础、测试系统的特性及传感器技术概论;第二篇着重从应用的角度,介绍常用传感器的原理、结构及应用,内容包括:电阻应变式传感器、电感式传感器、电容式传感器、压电式传感器、磁敏式传感器、光电式传感器、热电式传感器和数字式传感器,以典型示例的形式给出各种传感器在工程测试中的具体应用,详细论述常见物理量的测试方法;第三篇主要介绍新型传感器与检测技术,内容包括:光纤传感器、固态图像传感器、辐射式传感器、微型传感器等新型传感器的基本原理、基本特性和应用实例;本书最后还介绍了计算机辅助测试系统的组成、设计以及虚拟测试仪器,并以综合应用示例的形式分析了其应用特点。全书内容信息量大,突出传感器的原理与应用,各章均附有习题或思考题。本书可作为机械工程、测控技术及仪器、自动化等专业的教材或参考书,也可供相关专业工程技术人员参考。

    标签: 传感器 测试测量

    上传时间: 2022-07-18

    上传用户:zhaiyawei

  • 超级电容器恒流测试电源.rar

    超级电容器是一种介于电池和静电电容之间的新型储能元件,其功率密度比电池高数十倍,能量密度比静电电容高数十倍。具有充放电速度快、对环境无污染、循环寿命长等优点,有希望成为21世纪的新型绿色能源。 设计了一个主回路以BUCK降压电路为主,控制回路以单片机89C51为核心的超级电容器充放电测试系统,用于测试超级电容器充放电性能。本系统通过检测超级电容器的端电压、电流和温度,并将采集到的信号由ADC0809转换为数字信号,送入89C51分析处理后,再经DAC0832输出,调节脉宽调制器TL494的电压信号,调整PWM的输出值,控制BUCK转换电路中MOSFET功率开关的占空比,从而改变输出直流电压的大小,实现恒流控制。超级电容器充电方法采用分阶段恒流充电,依照充电状态的不同,适时调整充电电流大小,避免过充电造成超级电容器损害。在其控制方法和实现手段上,主要通过单片机的设定值与实测值的比较来控制电路的输出,也可以通过模糊控制技术来实现,并用MATLAB进行了仿真实验,仿真结果证明采用模糊控制能够取得更好的效果。在整个系统的保护功能方面,采用了过压、过流以及过热等的保护方法,实现软硬件对系统的保护。 利用本测试系统可以对超级电容器进行恒电流充放电,其充放电曲线基本上呈现线性。模糊控制能针对电容器充电状态的不同,适时给予不同的充电电流,不至于发生大电流过充造成超级电容器受损的情况,确保使用寿命。 解决了系统的电磁兼容,从而能够保证系统能够安全可靠地工作。在电路装置硬件电路、软件以及印制电路板设计中所采取了一些抗干扰措施,可以有效地预防一些干扰带来的误差,提高了系统的可靠性和稳定性。

    标签: 超级电容器 恒流 测试电源

    上传时间: 2013-04-24

    上传用户:Kecpolo

  • 基于IEC60870-5-103规约的35kV线路测控保护装置通信研究.rar

    继电保护装置是保证电力系统安全稳定运行的重要装置之一,近几年来,随着变电站综合自动化技术的发展及其在全国变电站的推广,研究和开发集保护、测量、控制和通讯于一体的微机测控保护装置已成为各国电力部门的普遍要求。 本文首先对研究丌发的35kV线路微机测控保护装置的软硬件做了简述,介绍了本装置所采用的保护算法,并给出了保护的流程图和逻辑框图。随后介绍了我国变电站自动化通信系统中正在应用的几种常用电力远动规约,详细介绍了目前使用比较广泛的继电保护通信规约IEC 60870-5-103,对规约的应用层功能、链路传输规则、103规约三层参考模型及通讯帧格式进行了详细的分析,并给出了103规约在35kV线路微机测控保护装置上的实现,上位机软件基于Visual C++6.0编程,采用SQLServer作为数据库服务器软件。 最后,本文对装置进行了专业测试,测试结果表明,本装置能实现基本的保护功能以及实现遥控、遥信、遥测等通信功能,与传统微机保护装置相对比本装置具有测量精度高、动作迅速可靠、可以进行远程通信等优点。

    标签: 60870 IEC 103

    上传时间: 2013-04-24

    上传用户:huyanju

  • 光伏阵列ⅠⅤ特性曲线测试设备研究.rar

    光伏阵列是光伏系统的重要组成部分,它决定了光伏系统的发电量,同时也是光伏系统成本的主要部分。因此合理配置光伏阵列,提高光伏阵列的利用效率一直是光伏系统设计的研究重点,也是降低光伏系统发电成本的重要措施。本文采用了可变电子负载现场测试方法,设计并研制出基于Philips公司的LPC2214的光伏阵列测试仪样机。本文主要工作及创新在于: 1.在基于LPC2214测试控制部分的硬件电路设计中,为电压和电流的采样各设置了四路不同量程的采样通道。采样时系统自动选择最合适的量程,提高电压和电流大范围测量时的精度; 2.通过对系统进行一次预采样来确定光伏阵列的开路电压和短路电流。预采样的方法只需要使可变电子负载完成一次由阻值为零到阻值为无穷大的操作; 3.对测试得到的数据首先将电压值进行从小到大的升序重组,其对应的电流值采用lagrange中值法对进行数字滤波处理,从而消除由于偶然出现的脉冲性干扰所引起的采样值偏差; 4.对辅助电源、测试控制电路和液晶显示进行了一体化的设计,使光伏阵列特性的测量和显示可以在本测试仪上一次完成; 5.本测试仪样机可以利用光伏阵列的数学模型以及测量的实时数据对光伏阵列的特性曲线进行预估和分析。 通过对光伏阵列进行实际测量,得到的实验结果表明:该样机测试系统运行稳定、携带方便、测量精度较高、一次完整的测试只需14ms左右,测试速度快,并且测量得到的伏安特性可以在液晶上直接以曲线的形式显示,使测得的阵列特性更为直观,能满足工程应用的需要。

    标签: 光伏阵列 特性曲线 测试设备

    上传时间: 2013-04-24

    上传用户:fairy0212

  • 基于FPGA的ADC并行测试方法研究.rar

    高性能ADC产品的出现,给混合信号测试领域带来前所未有的挑战。并行ADC测试方案实现了多个ADC测试过程的并行化和实时化,减少了单个ADC的平均测试时间,从而降低ADC测试成本。 本文实现了基于FPGA的ADC并行测试方法。在阅读相关文献的基础上,总结了常用ADC参数测试方法和测试流程。使用FPGA实现时域参数评估算法和频域参数评估算法,并对2个ADC在不同样本数条件下进行并行测试。 通过在FPGA内部实现ADC测试时域算法和频域算法相结合的方法来搭建测试系统,完成音频编解码器WM8731L的控制模式接口、音频数据接口、ADC测试时域算法和频域算法的FPGA实现。整个测试系统使用Angilent 33220A任意信号发生器提供模拟激励信号,共用一个FPGA内部实现的采样时钟控制模块。并行测试系统将WM8731.L片内的两个独立ADC的串行输出数据分流成左右两通道,并对其进行串并转换。然后对左右两个通道分别配置一个FFT算法模块和时域算法模块,并行地实现了ADC参数的评估算法。 在样本数分别为128和4096的实验条件下,对WM8731L片内2个被测.ADC并行地进行参数评估,被测参数包括增益GAIN、偏移量OFFSET、信噪比SNR、信号与噪声谐波失真比SINAD、总谐波失真THD等5个常用参数。实验结果表明,通过在FPGA内配置2个独立的参数计算模块,可并行地实现对2个相同ADC的参数评估,减小单个ADC的平均测试时间。 FPGA片内实时评估算法的实现节省了测试样本传输至自动测试机PC端的时间。而且只需将HDL代码多次复制,就可实现多个被测ADC在同一时刻并行地被评估,配置灵活。基于FPGA的ADC并行测试方法易于实现,具有可行性,但由于噪声的影响,测试精度有待进一步提高。该方法可用于自动测试机的混合信号选项卡或测试子系统。 关键词:ADC测试;并行;参数评估;FPGA;FFT

    标签: FPGA ADC 并行测试

    上传时间: 2013-07-11

    上传用户:tdyoung

  • 基于JTAG和FPGA的嵌入式SOC验证系统研究与设计.rar

    随着半导体制造技术不断的进步,SOC(System On a Chip)是未来IC产业技术研究关注的重点。由于SOC设计的日趋复杂化,芯片的面积增大,芯片功能复杂程度增大,其设计验证工作也愈加繁琐。复杂ASIC设计功能验证已经成为整个设计中最大的瓶颈。 使用FPGA系统对ASIC设计进行功能验证,就是利用FPGA器件实现用户待验证的IC设计。利用测试向量或通过真实目标系统产生激励,验证和测试芯片的逻辑功能。通过使用FPGA系统,可在ASIC设计的早期,验证芯片设计功能,支持硬件、软件及整个系统的并行开发,并能检查硬件和软件兼容性,同时还可在目标系统中同时测试系统中运行的实际软件。FPGA仿真的突出优点是速度快,能够实时仿真用户设计所需的对各种输入激励。由于一些SOC验证需要处理大量实时数据,而FPGA作为硬件系统,突出优点是速度快,实时性好。可以将SOC软件调试系统的开发和ASIC的开发同时进行。 此设计以ALTERA公司的FPGA为主体来构建验证系统硬件平台,在FPGA中通过加入嵌入式软核处理器NIOS II和定制的JTAG(Joint Test ActionGroup)逻辑来构建与PC的调试验证数据链路,并采用定制的JTAG逻辑产生测试向量,通过JTAG控制SOC目标系统,达到对SOC内部和其他IP(IntellectualProperty)的在线测试与验证。同时,该验证平台还可以支持SOC目标系统后续软件的开发和调试。 本文介绍了芯片验证系统,包括系统的性能、组成、功能以及系统的工作原理;搭建了基于JTAG和FPGA的嵌入式SOC验证系统的硬件平台,提出了验证系统的总体设计方案,重点对验证系统的数据链路的实现进行了阐述;详细研究了嵌入式软核处理器NIOS II系统,并将定制的JTAG逻辑与处理器NIOS II相结合,构建出调试与验证数据链路;根据芯片验证的要求,设计出软核处理器NIOS II系统与PC建立数据链路的软件系统,并完成芯片在线测试与验证。 本课题的整体任务主要是利用FPGA和定制的JTAG扫描链技术,完成对国产某型DSP芯片的验证与测试,研究如何构建一种通用的SOC芯片验证平台,解决SOC验证系统的可重用性和验证数据发送、传输、采集的实时性、准确性、可测性问题。本文在SOC验证系统在芯片验证与测试应用研究领域,有较高的理论和实践研究价值。

    标签: JTAG FPGA SOC

    上传时间: 2013-05-25

    上传用户:ccsp11

  • 基于ARM的DeviceNet从站开发

    DeviceNet现场总线标准作为工业现场总线的国际标准,其开放性和先进性得到了广泛关注和充分肯定。开发符合DeviceNet现场标准的自动化产品意义重大,也是必要的。 文中从现场通用的老式串口(RS232和RS485)与新兴DeviceNet网络的兼容问题以及模拟量,数字量和多种总线等多功能的一体化问题为出发点,以Atmel的32位ARM7高速处理器为开发平台,充分发挥其处理高速和功能多样的优势,同时结合DeviceNet现场总线高效和诊断的优点,开发了一个带8路数字量输入,8数字量输出,4路模拟量输入以及RS232为底层自定义协议串口,RS485为底层的在线可配置Modbus协议的DevciceNet一体化通讯网关。 最后文中还利用双口RAM的协同处理能力,构成双CPU处理能力的结构,将avr162的8位处理器处理PROFIBUS总线数据,而将32位的ARM7处理器处理DeviceNet总线数据。文中特别从系统硬件开发和软件开发两方面加以阐述,并结合OMRON PLC主站测试系统,最终成功给于测试。 为了便于读者理解和文章的完整性,本文首先对DeviceNet现场总线标准做了简单介绍;后根据DeviceNet标准对所需求的产品的进行总体设计,以及相应的DeviceNet网关的硬件和软件的设计和开发。最后,搭建了DeviceNet-Modbus测试系统和DeviceNet-PROFIBUS DP两套测试系统对所开发产品进行的了功能测试。本课题按照预期设计思想完成了DeviceNet多功能网关的软硬件的开发,并将系统程序下载到处理器中,在测试平台下能够长时间的正常运行,达到了期望效果。

    标签: DeviceNet ARM

    上传时间: 2013-04-24

    上传用户:huangzchytems

  • 基于ARM的自动导引车设计

    AGV(Automated Guided Vehicle)即自动导引车,是具备一定自主能力的运输设备,在自动化物流系统和工厂自动化系统中具有重要的应用价值。 AGV是一种高度自动化产品,它所涉及的技术包括针对特定用途的车体结构、货物移送机构、路径导引技术、货位检测技术、防碰撞技术、驱动技术和控制技术。更深入的研究还包括多车协调与优化调度技术、智能控制技术等。 本文首先对AGV的发展及关键技术进行了总结与归纳,并分析了现有技术的特点与不足,在此基础上设计了一个模拟货物分拣的小型AGV系统。车体采用二轮驱动和前后万向轮支承的结构,可以实现灵活的转向和快速移动。导引方式采用光电传感器路径导引,以计数方式实现货位识别检测。ARM是一种高性能的嵌入式微处理器,AGV控制系统采用了基于ARM7核的微控制器LPC2210,其丰富的片上资源可以很方便地实现AGV的所有检测、信息处理及控制功能。利用LPC2210的串行通信功能,再配合无线通信模块建立与PC机的通信联系,通过PC机实现对AGV小车的控制与调度。 制作完成后的AGV样机在实验室模拟环境下进行了性能测试,其性能指标均满足设计要求。

    标签: ARM 自动

    上传时间: 2013-04-24

    上传用户:cjl42111

  • 基于FPGA的USB接口数据采集系统研究

    随着科学技术水平的不断提高,在科研和生产过程中为了更加真实的反映被测对象的性质,对测试系统的性能要求越来越高。传统的测试装置,由于传输速度低或安装不便等问题已不能满足科研和生产的实际需要。USB技术的出现很好的解决了上述问题。USB总线具有支持即插即用、易于扩展、传输速率高(USB2.0协议下为480Mbps)等优点,已逐渐得到广泛的应用。 本课题研究并设计了一套基于USB2.0的数据采集系统。论文首先详细介绍了USB总线协议,然后从系统的总体结构、硬件电路、软件程序以及系统性能检测等几个方面,详细阐述了系统的设计思想和实现方案。系统采用双12位A/D转换器,提供两条模拟信号通道,可以同时采集双路信号,最高的采样率为200KHz。USB接口芯片采用Cypress公司的CY7C68013。论文详细介绍了其在SlaveFIFO接口模式下的电路设计和程序设计。系统应用FPGA芯片作系统的核心控制,控制系统的数据采集和与USB接口芯片的数据交换,并产生其中的逻辑控制信号和时序信号。同时应用FPGA芯片作系统的核心控制可提高了系统稳定性、减小设备的体积。系统的软件设计,主要包括FPGA芯片中的逻辑、时序控制程序、8051固件程序、客户应用程序及其驱动程序。客户端选择了微软的Visual Studio6.0 C++作开发平台,虽然增加了复杂程度,但是软件执行效率及重用性均得到提高。 最后,应用基于USB2.0的数据采集系统测试标准信号及电木的导热系数,以验证测试系统的可靠信与准确性。

    标签: FPGA USB 接口 数据采集

    上传时间: 2013-04-24

    上传用户:凤临西北

  • 基于FPGA的ADC并行测试方法研究

    高性能ADC产品的出现,给混合信号测试领域带来前所未有的挑战。并行ADC测试方案实现了多个ADC测试过程的并行化和实时化,减少了单个ADC的平均测试时间,从而降低ADC测试成本。本文实现了基于FPGA的ADC并行测试方法。在阅读相关文献的基础上,总结了常用ADC参数测试方法和测试流程。使用FPGA实现时域参数评估算法和频域参数评估算法,并对2个ADC在不同样本数条件下进行并行测试。    本研究通过在FPGA内部实现ADC测试时域算法和频域算法相结合的方法来搭建测试系统,完成了音频编解码器WM8731L的控制模式接口、音频数据接口、ADC测试时域算法和频域算法的FPGA实现。整个测试系统使用Angilent33220A任意信号发生器提供模拟激励信号,共用一个FPGA内部实现的采样时钟控制模块。并行测试系统将WM8731.L片内的两个独立ADC的串行输出数据分流成左右两通道,并对其进行串并转换。然后对左右两个通道分别配置一个FFT算法模块和时域算法模块,并行地实现了ADC参数的评估算法。在样本数分别为128和4096的实验条件下,对WM8731L片内2个被测.ADC并行地进行参数评估,被测参数包括增益GAIN、偏移量OFFSET、信噪比SNR、信号与噪声谐波失真比SINAD、总谐波失真THD等5个常用参数。实验结果表明,通过在FPGA内配置2个独立的参数计算模块,可并行地实现对2个相同ADC的参数评估,减小单个ADC的平均测试时间。FPGA片内实时评估算法的实现节省了测试样本传输至自动测试机PC端的时间。而且只需将HDL代码多次复制,就可实现多个被测ADC在同一时刻并行地被评估,配置灵活。基于FPGA的ADC并行测试方法易于实现,具有可行性,但由于噪声的影响,测试精度有待进一步提高。该方法可用于自动测试机的混合信号选项卡或测试子系统。

    标签: FPGA ADC 并行测试 方法研究

    上传时间: 2013-06-07

    上传用户:gps6888