虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

脉冲计数

  • 利用MC145152-2设计吞脉冲锁相频率合成器

    0340、利用MC145152-2设计吞脉冲锁相频率合成器

    标签:

    上传时间: 2014-04-09

    上传用户:pwcsoft

  • 具有脉冲指示的逻辑探头

    0718、具有脉冲指示的逻辑探头

    标签:

    上传时间: 2014-04-09

    上传用户:er1219

  • 555组成的脉冲失落检测电路

    0645、555组成的脉冲失落检测电路

    标签:

    上传时间: 2014-04-09

    上传用户:xiaowei314

  • 脉冲触发定时器电路

    0730、脉冲触发定时器电路

    标签:

    上传时间: 2014-04-09

    上传用户:redmoons

  • 脉冲发生器

    0732、脉冲发生器

    标签:

    上传时间: 2014-04-09

    上传用户:浅言微笑

  • 单脉冲控制转换开关基本电路

    0674、单脉冲控制转换开关基本电路

    标签:

    上传时间: 2014-04-09

    上传用户:shangyi

  • 对射式传感器—计数传感器DXP资料及其相关资料

    0489、对射式传感器—计数传感器DXP资料及其相关资料

    标签:

    上传时间: 2014-04-09

    上传用户:1260656841

  • 模拟脉冲计数

    0739、模拟脉冲计数

    标签:

    上传时间: 2014-04-09

    上传用户:xjbos

  • 单脉冲控制转换开关

    0673、单脉冲控制转换开关

    标签:

    上传时间: 2014-04-09

    上传用户:shenlan

  • FPGA的多路可控脉冲延迟系统.docx

     1  系统功能   本系统拟定对频率范围在1~50 kHz左右的TTL电平脉冲序列进行多路延迟处理。各路延迟时间分别由单片机动态设定,最大延迟时间为1 ms,最大分辨率为0.15 ns级。  3  方案实现   系统选用Actel公司的ProASIC3 A3P250芯片实现数字部分。系统时钟由外部50 MHz晶振提供,时钟引脚连接到FPGA的CCC全局时钟引脚上;频率可以通过FPGA内部的PLL实现倍频和分频,设定需要的频率。由于在多路脉冲延迟方案中电路的同步是保证控制正确的条件,所以应该首先为电路提供一个基准脉冲。

    标签: FPGA的多路可控脉冲延迟

    上传时间: 2015-04-25

    上传用户:justgo123