超炫的LED旋转时钟制作,内有详细制作步骤和源代码。
标签: LED 旋转时钟
上传时间: 2013-04-24
上传用户:sqq
影响FPGA设计中时钟因素的探讨,能帮组FPGA的设计
标签: FPGA 时钟
上传时间: 2013-08-05
上传用户:wkxiian
基于FPGA的神经网络硬件实现中的关键问题研究,适合用fpga研究神经网络的工程人员参考
标签: FPGA 神经网络 硬件实现
上传时间: 2013-08-07
上传用户:13215175592
异步FIFO是用来适配不同时钟域之间的相位差和频率飘移的重要模块。本文设计的异步FIFO采用了格雷(GRAY)变换技术和双端口RAM实现了不同时钟域之间的数据无损传输。该结构利用了GRAY变换的特点,使得整个系统可靠性高和抗干扰能力强,系统可以工作在读写时钟频率漂移达到正负300PPM的恶劣环境。并且由于采用了模块化结构,使得系统具有良好的可扩充性。
标签: FIFO GRAY RAM 适配
上传时间: 2013-08-08
上传用户:13817753084
基于FPGA和PLL的函数信号发生器时钟部分的实现
标签: FPGA PLL 函数信号发生器 时钟
上传用户:xzt
VHDL语言的高频时钟分频模块。一种新的分频器实现方法。
标签: VHDL 语言 分频 模块
上传时间: 2013-08-10
上传用户:zxh122
大型设计中FPGA的多时钟设计策略,希望有需要的人喜欢
标签: FPGA 大型 多时钟 策略
上传时间: 2013-08-14
上传用户:zhichenglu
神经网络算法的FPGA实现,英文版,具有很强的实用价值
标签: FPGA 神经网络算法
上传时间: 2013-08-15
上传用户:cc1
针对嵌入式系统的底层网络接口给出了一种由FPGA实现的以太网控制器的设计方法.该控制器能支持10Mbps和100Mbps的传输速率以及半双工和全双工模式,同时可提供MII接口,可并通过外接以太网物理层(PHY)芯片来实现网络接入\r\n
标签: FPGA 嵌入式系统 以太网控制器 底层
上传时间: 2013-08-18
上传用户:青春给了作业95
VHDL语言编写的时钟显示代码,简短而又易懂,个人觉得很不错
标签: VHDL 语言 编写 时钟显示
上传时间: 2013-08-19
上传用户:bpgfl