虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

编码通信

  • JPEG2000中嵌入式块编码的FPGA设计

    本论文主要论述JPEG2000中嵌入式块编码的FPGA设计,非常有参考价值

    标签: JPEG 2000 FPGA 嵌入式

    上传时间: 2013-09-03

    上传用户:liuwei6419

  • FPGA的串行通信UART控制器

    基于FPGA的串行通信UART控制器,采用VHDL语言编写,包含多个子模块。\r\n在ISE或FPGA的其它开发环境下新建一个工程,然后将文档中的各个模块程序添加进去,即可运行仿真。源程序已经过本人的仿真验证。

    标签: FPGA UART 串行通信 控制器

    上传时间: 2013-09-03

    上传用户:xieguodong1234

  • 结合XILINXCPLD所做的模拟RS232通信verilog源程序

    结合XILINXCPLD所做的模拟RS232通信verilog源程序

    标签: XILINXCPLD verilog 232 RS

    上传时间: 2013-09-03

    上传用户:gps6888

  • 用VHDL语言在CPLD上实现串行通信

    用VHDL语言在CPLD上实现串行通信

    标签: VHDL CPLD 语言 串行通信

    上传时间: 2013-09-06

    上传用户:q3290766

  • VHDL实现:单片机与FPGA接口通信源文件

    程序主要用硬件描述语言(VHDL)实现:\r\n单片机与FPGA接口通信的问题

    标签: VHDL FPGA 单片机 接口通信

    上传时间: 2013-09-06

    上传用户:ddddddos

  • FPGA和PC机之间串行通信对输出正弦波频率的控制

    1、 利用FLEX10的片内RAM资源,根据DDS原理,设计产生正弦信号的各功能模块和顶层原理图; 2、 利用实验板上的TLC7259转换器,将1中得到的正弦信号,通过D/A转换,通过ME5534滤波后在示波器上观察; 3、 输出波形要求: 在输入时钟频率为16KHz时,输出正弦波分辨率达到1Hz; 在输入时钟频率为4MHz时,输出正弦波分辨率达到256Hz; 4、 通过RS232C通信,实现FPGA和PC机之间串行通信,从而实现用PC机改变频率控制字,实现对输出正弦波频率的控制。

    标签: FPGA PC机 串行通信 输出

    上传时间: 2013-09-06

    上传用户:zhuimenghuadie

  • 通信系统中数字上变频技术的研究与设计

    为了将通信系统中数字基带信号调制到中频信号上,采用数字上变频技术,通过对数字I、Q两路基带信号进行FIR成形滤波、半带插值滤波、数字混频处理得到正交调制后的中频信号,最后经MATLAB仿真分析得到相应的时域和频域图,来验证电路设计的有效性。

    标签: 通信系统 数字 变频技术

    上传时间: 2013-10-22

    上传用户:1318695663

  • 新型文字电话中数字滤波器的设计

    文中介绍了应用在新型文字电话中的数字滤波器设计技术,这种电话使用了dsPIC33F系列微处理器。采用dsPIC单片机专用数字滤波器辅助设计软件包进行设计,把最佳CSD编码技术与Horner算法相结合对该滤波器进行优化。实验结果表明优化之后的滤波器大大缩短了滤波计算所需要的时间,更能满足系统实时通信的要求。

    标签: 文字电话 数字滤波器

    上传时间: 2013-11-11

    上传用户:cxl274287265

  • 增量式光电编码器信号处理电路方案

    设计了一种集编码器信号接收、光电隔离、鉴相、频率电压转化和电压调整输出功能于一体的综合性电路,并对电路各组成部分作了较为详细的分析和阐述。实践证明,该电路通用性强、操作简单、性能可靠、实用性强。

    标签: 增量式 光电编码器 信号处理电路 方案

    上传时间: 2013-11-25

    上传用户:joheace

  • 编码译码集成电路VD5026 VD5027

      VD5026,VD5027是CMOS大规模数字集成电路(见图1)。前者是编码器,后者是译码器。他们组合应用起来构成一个发射—接收数字编译码系统。

    标签: VD 5026 5027 编码译码

    上传时间: 2013-12-26

    上传用户:jennyzai