异步FIFO是用来适配不同异步FIFO采用了格雷(GRAY)变换技术和双端口RAM实现了不同时钟域之间的数据无损传输
异步FIFO是用来适配不同时钟域之间的相位差和频率飘移的重要模块。本文设计的异步FIFO采用了格雷(GRAY)变换技术和双端口RAM实现了不同时钟域之间的数据无损传输。该结构利用了GRAY变换的特点,...
异步FIFO是用来适配不同时钟域之间的相位差和频率飘移的重要模块。本文设计的异步FIFO采用了格雷(GRAY)变换技术和双端口RAM实现了不同时钟域之间的数据无损传输。该结构利用了GRAY变换的特点,...
FPGA中双向端口IO的研究FPGA中双向端口IO的研究....
DM642 接硬盘的方案,利用FPGA作FIFO缓冲,达到数据/图像/视频的实时高速写入。...
FPGA开发板上写的Verilog代码:\r\n功能是从电脑端发送一个字节,然后把它接收回来。\r\n...
:针对现场可编程门阵列(FPGA)芯片的特点,研究FPGA中双向端口I/O的设计,同时给出仿真初始化双向端口I/O的方法。采用这种双向端口的设计方法,选用Xilinx的Spartan2E芯片设计一个多...
真序扩频通信系统的SYSTEMVIEW信真及其FPGA实现发送端设计...
cpld与单片机8051的通信的设计方法 以及cpld和单片机的端口对应...
FPGAadvantage61Crack.rar is for MentorGraphics高端设计工具FPGAAdvantage...
CPLD与51单片机总线接...
图1所示电路可将高频单端输入信号转换为平衡差分信号,用于驱动16位10 MSPS PulSAR® ADC AD7626。该电路采用低功耗差分放大器ADA4932-1来驱动ADC,最大限度提升A...