虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

移位<b>寄存器</b>

  • CS5532初始化代码

    CS5532初始化代码,描述了配置寄存器、通道设置寄存器的C实现

    标签: 5532 CS 初始化代码

    上传时间: 2013-11-29

    上传用户:chenxichenyue

  • 说明:本LCD为LCM161(HD44780驱动器)字符显示器. 接线:LCD D0-D8(PIN7-14) 对映用户板P0.0--P0.7 LCD VSS(PIN1) 接 GND,VDD(P

    说明:本LCD为LCM161(HD44780驱动器)字符显示器. 接线:LCD D0-D8(PIN7-14) 对映用户板P0.0--P0.7 LCD VSS(PIN1) 接 GND,VDD(PIN2)接+5V,LCD驱动电源V0(PIN3)接可调电阻ADJ,调节亮度 LCD寄存器选择RS(PIN4)接P2.0,读写选择R/W(PIN5)接P2.1,使能端EN(PIN6)接P2.2(高电平有效) 本程序采用I/O口模仿总线时序,故无需做任何硬件扩展.屏幕显示:"welcom to using s51f! ",按S0键可重复演示

    标签: LCD 44780 PIN1 161

    上传时间: 2015-11-27

    上传用户:dreamboy36

  • 是菲利普lpc2131AD调试程序

    是菲利普lpc2131AD调试程序,又详细的寄存器设置说明,在我的板子上调试过,对于初学者很不错。

    标签: 2131 lpc AD 调试

    上传时间: 2014-01-02

    上传用户:gaome

  • 8051工作于11.0592MHZ,RAM扩展为128KB的628128,FlashRom扩展为128KB的AT29C010A 128KB的RAM分成4个区(Bank) 地址分配为0x0000-0

    8051工作于11.0592MHZ,RAM扩展为128KB的628128,FlashRom扩展为128KB的AT29C010A 128KB的RAM分成4个区(Bank) 地址分配为0x0000-0x7FFF 128KB的FlashRom分成8个区(Bank) 地址分配为0x8000-0xBFFF 为了使8051能访问整个128KB的RAM空间和128KB的FlashRom空间,在CPLD内建两个寄存器 RamBankReg和FlashRomBankReg用于存放高位地址

    标签: 128 RAM KB FlashRom

    上传时间: 2015-12-04

    上传用户:sxdtlqqjl

  • 本文研究论述了基于S3C2410 LCD控制器的Linux驱动程序设计与实现

    本文研究论述了基于S3C2410 LCD控制器的Linux驱动程序设计与实现,介绍了S3C2410的LCD控制器的数据和控制管脚,并给出了LCD的控制流程和LCD的控制器设置规则,参照TFT-LCD LQ092Y3DG01的逻辑要求和时序要求设计了其驱动电路,设置了主要LCD寄存器;论述了在嵌入式Linux中基于FrameBuffer机制的LCD驱动程序的实现方法。主要研究了Linux帧缓冲设备驱动程序框架,详细分析了帧缓冲设备驱动程序层次结构、核心功能模块和数据结构,设计了FrameBuffer的处理机制以及底层驱动的接口函数针对具体的LCD面板如何在嵌入式Linux中编写帧缓冲设备的驱动程序。最后在FrameBuffer机制的基础上,基于三星公司S3C2410处理器的开发平台系统地开发了嵌入式Linux下的LCD显示驱动程序,实现了简单的嵌入式GUI图形API的设计,并在LQ092Y3DG01上显示了清晰稳定的图像和汉字。测试表明该驱动通用性好,能驱动大部分的LCD;可移植性强,经过少许修改即可应用在其他嵌入式系统中,是S3C2410驱动LCD的一套较佳的解决方案

    标签: S3C2410 Linux LCD 控制器

    上传时间: 2013-11-29

    上传用户:zukfu

  • 本程序是一个代有带纠错码的串行通信子程序 功能:发送方将数据连发三此

    本程序是一个代有带纠错码的串行通信子程序 功能:发送方将数据连发三此,接受方按位进行最大概率纠错。程序返回时,若标志位ERR返回为1,则表示 通信失败;否则。接收结果放在A寄存器中。 很简单很经典的例子。有资源大家共享哦

    标签: 程序 串行通信 发送 数据

    上传时间: 2014-01-05

    上传用户:zhenyushaw

  • 数字音频实验测试工程

    数字音频实验测试工程,程序演示了通过I2C 总线对 TLV320AIC23 芯片的控制,各种音频环路,多种采样频率,DMA 音频采集和输出等 测试。程序中有详尽的说明。TLV320AIC23 的控制HDL模块Freedev_aic23 的7 号 寄存器提供了读和写两个端口,分别连接到数字音频芯片的AD 和DA 通道,每次可 读出和写入一个32 位宽的数据,分别是16 位左声道和16 位右声道的采样值。每 次数据就是一次采样的结果。如果是48K 采样率,那么每个数据时间间隔就是 1/48000。在这个工程基础上可以输出我们的特殊处理的数据,如正弦波数据,就 可以输出(LOUT)正弦波信号。

    标签: 数字音频 实验 工程 测试

    上传时间: 2015-12-14

    上传用户:bruce5996

  • 新华龙内置10位dac0产生正弦波的程序

    新华龙内置10位dac0产生正弦波的程序,算法经典,dac1的程序只要改一改寄存器就行

    标签: dac0 内置 正弦波 程序

    上传时间: 2014-01-25

    上传用户:jjj0202

  • mm36sb020的spi的接口,已经调试过的 /* 定义命令 *//* #define ERSC 0x90f6 // 檫除整个芯片 // #define SRC 0xfffffffe //

    mm36sb020的spi的接口,已经调试过的 /* 定义命令 *//* #define ERSC 0x90f6 // 檫除整个芯片 // #define SRC 0xfffffffe // 软件复位芯片 // #define RSE 0x94 // 读状态寄存器 // #define RBE 0x98 // 读一个字节数据从缓冲区 // #define RME 0x9c // 读一个字节数据从Flash存储器 // #define RMEC 0xa0 // 连续读一字节数据从Flash存储器,先自动地址增加 // #define RMB 0xa4 // 读一页数据(128 byte),从Flash存储器到缓冲区 // #define WEB 0xa8 // 写一个字节数据到缓冲区 // #define WEBC 0xac // 连续写一个字节数据到缓冲区,先自动地址增加 // #define WBMEP 0xb0 // 写缓冲区数据到Flash存储器,先自动页檫除 // #define WBME 0xb4 // 写缓冲区数据到Flash存储器,没有自动页檫除

    标签: define 0xfffffffe 0x90f6 ERSC

    上传时间: 2013-12-01

    上传用户:chenxichenyue

  • 用VHDL编写的程序

    用VHDL编写的程序,关于内容寻址寄存器。是最新的匹配技术,很具有发展前景

    标签: VHDL 编写 程序

    上传时间: 2015-12-23

    上传用户:xhz1993