虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

离散时间

  • 无铁心永磁电机三维开域磁场计算与分析.rar

    开发和研制无铁心永磁电机是当前电机领域的一项重要课题,无铁心永磁电机可以解决传统有铁心电机存在的重量重、损耗高、振动噪声大等问题。开发无铁心永磁电机需要准确计算电机的参数和性能,而实现这一任务的重要前提是获得正确的磁场分布。无铁心永磁电机气隙外没有铁磁材料,其自身的结构特点决定了无铁心永磁电机的气隙磁场属于三维开域磁场,开域磁场工程问题的计算是近年来计算电磁学的研究热点之一。 本文的研究内容是国家高技术研究发展(863)计划项目“新型稀土永磁电机设计与集成技术”的关键技术之一。针对无铁心永磁电机的实际工程问题,计算方法的选择力求既能保证一定的计算精度,又能节约计算机内存和CPU时间。根据对各种开域电磁场计算方法的分析比较,本文将渐近边界条件法和有限元法结合解决无铁心永磁电机三维开域磁场计算问题。 本文主要由以下几部分组成: 第一部分为无铁心永磁电机三维开域磁场计算方法的研究。首先提出了基于标量磁位的渐近边界条件,建立了球形边界的标量磁位渐近边界条件数学模型。为了尽可能减少节点的数量,结合无铁心永磁电机的具体结构,推导了适合于盒形截断边界和圆柱形截断边界上简便易行的一阶和二阶标量渐近边界条件算子,该算子具有简单、有限元实施容易的特点。其次研究并建立了标量渐近边界条件与有限元法结合的三维开域静磁场的数学模型,并提出具体的实施方法,推导出相应的离散方程。通过对具有解析解的长方永磁体三维开域磁场的实例计算,验证了方法和所编程序的正确性,并将渐近边界条件法与截断法在计算精度和人工外边界距离方面做了比较。结果表明:在相同人工外边界情况下,渐近边界条件与截断边界条件相比,计算精度明显提高,二阶渐近边界条件明显优于一阶渐近边界条件。与截断法相比,渐近边界条件法更节约计算机内存和CPU时间,比较好地处理了计算量与计算精度之间的矛盾。 第二部分针对Halbach阵列内转子无铁心永磁电机三维开域磁场问题进行深入研究。利用渐近边界条件法,定量地计算了在定转子均无铁心的情况下电机内部及周围磁场的大小,总结出了Halbach阵列无铁心永磁电机磁场的空间分布规律。 第三部分针对不同拓扑结构的Halbach磁体阵列电机磁场问题进行对比研究。通过大量的计算,探讨了Halbach阵列永磁电机在转子无铁心情况下影响气隙磁密的各种因素,分析了不同Halbach磁体轴向长度对端部漏磁的影响规律,给出了无铁心永磁电机漏磁系数、电枢计算长度等主要设计参数随电机结构尺寸的变化规律。 第四部分针对具有试验数据的三种结构的无铁心永磁电机样机进行了计算和分析,计算结果与试验数据吻合,从而验证了渐近边界条件法处理三维开域磁场问题的有效性和实用性。

    标签: 永磁电机 磁场

    上传时间: 2013-06-22

    上传用户:ivan-mtk

  • 数字化IGBT逆变焊机的研究.rar

    随着焊接技术、控制技术以及计算机信息技术的发展,对于数字化焊机系统的研究已经成为热点,本文开展了对数字化IGBT逆变焊机控制系统的研究工作,设计了数字化逆变焊机的主电路和控制系统的硬件部分。 本文首先介绍了“数字化焊机”的概念,分析了数字化焊机较传统的焊机的优势,然后结合当前数字化焊机的国内外发展形势,针对数字信号处理技术的特点,阐明了进行本课题研究的必要性和研究内容。文章随后列出了整个数字化逆变焊机的设计思路和方案,简要介绍了数字信号处理器(DSP-Digital SignalProcessing)的特点,较为详细地解释了以DSP为核心的控制系统设计过程。根据弧焊电源控制的要求,选择了控制器的DSP型号。 逆变焊机的主电路采用输出功率较大的IGBT全桥式逆变结构(逆变频率20KHz),由输入整流滤波电路、逆变电路、中频变压器、输出整流电路和输出直流电抗器组成。文中简略介绍了主电路的设计要点及元件的选型和参数的计算,并对所设计的主电路进行了Matlab计算机仿真研究。 在控制系统的设计中,采用TI(美国德州仪器)公司的DSP(TMS320LF2407)芯片作为CPU,由于其速度快(40MHz)、精度高(16bits)等特点,为弧焊逆变器控制系统真正实现数字化提供了条件。在DSP最小系统、电压电流采样调理模块、保护模块、键盘与显示模块等主要模块的作用下对整个焊接电源进行了实时的闭环控制与焊接过程的实时监控。控制电路采用脉宽调制方式(PWM)进行输出控制,即:控制IGBT的导通时间来实现焊机输出功率与输出特性的控制。设计了专门的“分频电路”,DSP输出的控制脉冲经过“分频电路”分成两路后,再经IGBT专用驱动模块M57959L,进行功率放大后,触发IGBT。DSP对输出电流和电弧电压进行实时采样,采用离散的PI控制算法计算后,输出相应的控制量来实时调节IGBT驱动脉冲的脉宽,进而调制输出电流,达到控制焊机输出的目的。 经过实验,得到了相应的输出电压电流波形、PWM波形和IGBT门极驱动的实验波形,该控制系统基本符合逆变焊机的工作要求。 最后,在对本文做简要总结的基础上,对于本逆变焊机的进一步完善工作提出了建议,为数字化焊机控制系统今后更加深入的研究奠定了良好的基础。

    标签: IGBT 数字化 逆变

    上传时间: 2013-08-01

    上传用户:x4587

  • 基于离散位置信号永磁同步电机空间矢量控制.rar

    现代交流调速系统中,永磁同步电机(PMSM)由于其良好的性能,正得到越来越广泛地应用。永磁同步电机的控制策略有很多,不同的控制策略各有千秋。有的满足了高性能要求,但成本却很高;有的满足了硬件低成本要求,但软件算法非常复杂、或者性能不理想,等等。因此,针对实际的应用场合,开发出性能价格比优越的控制器系统是非常有价值的。 本课题就是基于此思想,兼顾硬件成本和软件可行性,运用低成本策略、较优的软件算法设计出双闭环控制器系统,在低成本传感器条件下实现了永磁同步电机正弦波驱动控制。 本文根据永磁同步电机磁场定向下的空间矢量数学模型,对其控制所需的位置、速度和电流参数展开分析。提出了基于离散位置信号进行位置预估的原理,并分析了复杂工况下位置信号的矫正问题。利用BLDC方式与SVPWM方式的转换,解决了肩动过程中永磁同步电机脉动和失步问题。分析了基于英飞凌XC164CM单片机系统直流侧电阻采样计算相电流原理。设计了基于英飞凌XC164CM单片机的控制系统,外围功率驱动电路以及过电流保护等电路。编制了基于离散位置信号的永磁同步电机电压空间矢量(SVPWM)控制策略的C语言程序,完成了软件和系统的调试。 最后,进行了一系列的实验论证,并取得了理想的效果。

    标签: 离散 信号 永磁同步电机

    上传时间: 2013-04-24

    上传用户:gaorxchina

  • 用于谐波及无功综合补偿的有源电力滤波器研究.rar

    目前,大多数实用的谐波抑制系统都使用已经很成熟的无源滤波技术,但无源滤波器存在诸如易受系统参数影响、只能消除特定次谐波缺点。所以有源电力滤波器因其动态补偿谐波的优越性能已成为一项热门的研究课题。但是我国的有源电力滤波器技术目前还没有进入实用阶段,多数只是进行理论上的探讨研究。   本文的研究目的就是探讨一种新的控制算法,设计一套实用的有源电力滤波器系统以补偿谐波及无功功率。   本文的主要内容如下:   1.介绍了目前常用的几种典型的有源电力滤波器系统结构、基本原理及其主要工作特点。   2.在第三章分析了谐波及无功电流的检测即有源电力滤波器中指令电流运算电路部分。有源电力滤波器利用瞬时无功功率理论来检测谐波和无功电流会使补偿电流产生误差。本文设计的并联型有源电力滤波器采用一种新的控制算法来综合补偿非线性负载产生的谐波和无功功率。该方法可有效的区分用户对于电压、电流波形畸变的责任,并对其做出相应的奖惩措施。电源电流经过本文设计的有源电力滤波器补偿后,其波形与公共连接点的电压保持一致,根据这一特征,我们就可以区分公共连接点处供电部门和用户的责任。由于电源电流和电压波形保持同步变化,所以负载产生的无功功率完全得到了补偿。为了减少离散傅立叶变换带来的时间延迟,提高有源电力滤波器的动态响应速度,采用了同步旋转坐标系对谐波电压提前一个采样周期进行预测。   3.本文提出的有源电力滤波器控制算法非常简单,用具有高速运算性能和强大控制功能的数字信号处理器(DSP)实现十分容易。   4.对三相电路和单相电路根据实际运行可能出现的情况进行了大量的仿真研究,仿真结果也验证了本文提出的有源电力滤波器的控制算法是有效可行的。   有关谐波源的研究是谐波问题的基础,而谐波的补偿和抑制是谐波问题研究的核心问题,因此本文的研究工作对于电力系统谐波的分析治理具有重要的理论和现实意义。

    标签: 谐波 补偿 有源电力滤波器

    上传时间: 2013-07-23

    上传用户:zl123!@#

  • 基于电压源换流器的高压直流输电系统控制策略研究.rar

    作为新一代直流输电技术,基于电压源换流器的高压直流输电凭借其独特的技术优点取得了飞速的发展,并已在新能源发电系统联网、电网非同步互联、无源系统供电、无功补偿等场合得到实际工程应用。在我国,VSC-HVDC的研究尚处于起步阶段。本论文着重开展了VSC-HVDC技术的数学建模和控制策略的研究。论文的主要工作和取得的创新性成果如下: 1.建立了系统标么值模型,分析了VSC-HVDC的运行原理和稳态功率特性。明确了系统主电路参数对运行特性的影响,在此基础上提出了一种功率定义下的换流电抗、直流电压和直流电容以及频域下的交流滤波器参数设计方法。 2.设计了一种基于无差拍控制的VSC-HVDC直接电流离散控制器。针对控制系统存在的VSC电压输出能力限制、PI控制器积分饱和现象和离散采样时间延迟问题,提出了相应的解决方法,推导了其电流内环控制器与功率外环离散控制器的设计原则。 3.推导了换流站网侧与VSC交流侧功率节点以及换流电抗与损耗电阻上的瞬时功率方程,在此基础上提出了一种换流站网侧功率节点控制并补偿换流电抗与损耗电阻消耗二倍频功率的不平衡控制策略,设计了该控制策略下的双序矢量控制器模型。同时针对传统dq软件锁相环在电压不平衡时锁相速度慢的缺点,提出了一种基于前置相序分解的频率自适应dq锁相环,提高了不平衡控制算法的动态性能与稳态特性。 4.对VSC阀在交流电网低电压故障下的过流现象进行分析并提出了一种考虑正负序分量影响的指令电流限制器,保证了故障限流效果。分析比较了VSC阀电流裕度穿越法和指令电流限制器穿越法的特性,在此基础上提出一种结合正负序指令电流限制器与控制模式切换的交流电网低电压穿越控制方法,从而解决交流电网低电压故障时系统稳定与VSC过流问题。 5.在分析现有VSC-HVDC拓扑的基础上,从降低电力电子器件直接串联数目、器件开关频率和简化主电路拓扑结构三个方面出发,将传统直流输电中常用的变压器隔离式多模块结构引入VSC-HVDC系统,并针对该模块级联式拓扑提出一种系统协调控制与模块独立运行相结合的新型控制策略。针对该拓扑下送端站存在的各模块直流侧电容电压均衡问题,提出了一种基于有功分量调节的直流侧电压控制方法。

    标签: 电压源 换流器 控制策略

    上传时间: 2013-06-03

    上传用户:lw4463301

  • 基于FPGA语音识别系统设计与实现.rar

    近年来,语音识别研究大部分集中在算法设计和改进等方面,而随着半导体技术的高速发展,集成电路规模的不断增大与各种研发技术水平的不断提高,新的硬件平台的推出,语音识别实现平台有了更多的选择。语音识别技术在与DSP、FPGA、ASIC等器件为平台的嵌入式系统结合后,逐渐向实用化、小型化方向发展。 本课题通过对现有各种语音特征参数与孤立词语音识别模型进行研究的基础上,重点探索基于动态时间规整算法的DTW模型在孤立词语音识别领域的应用,并结合基于FPGA的SOPC系统,在嵌入式平台上实现具有较好精度与速度的孤立词语音识别系统。 本系统整体设计基于DE2开发平台,采用基于Nios II的SOPC技术。采用这种解决方案的优点是实现了片上系统,减少了系统的物理体积和总体功耗;同时系统控制核心都在FPGA内部实现,可以极为方便地更新和升级系统,大大地提高了系统的通用性和可维护性。 此外,由于本系统需要大量的高速数据运算,在设计中作者充分利用了Cyclone II芯片的丰富的硬件乘法器,实现了语音信号的端点检测模块,FFT快速傅立叶变换模块,DCT离散余弦变换模块等硬件设计模块。为了提高系统的整体性能,作者充分利用了FPGA的高速并行的优势,以及配套开发环境中的Avalon总线自定义硬件外设,使系统处理数字信号的能力大大提高,其性能优于传统的微控制器和普通DSP芯片。 本论文主要包含了以下几个方面: (1)结合ALTERA CYCLONE II芯片的特点,确定了基于FPGA语音识别系统的总体设计,在此基础上进行了系统的软硬件的选择和设计。 (2)自主设计了纯硬件描述语言的驱动电路设计,完成了高速语音采集的工作,并且对存储数据芯片SRAM中的原始语音数据进行提取导入MATLAB平台测试数据的正确性。整个程序测试的方式对系统的模块测试起到重要的作用。 (3)完成高速定点256点的FFT模块的设计,此模块是系统成败的关键,实现高速实时的运算。 (4)结合SOPC的特性,设计了人机友好接口,如LCD显示屏的提示反馈信息等等,以及利用ALTERA提供的一些驱动接口设计完成用户定制的系统。 (5)进行了整体系统测试,系统可以较稳定地实现实时处理的目的,具有一定的市场潜在价值。

    标签: FPGA 语音识别 系统设计

    上传时间: 2013-05-23

    上传用户:ABCD_ABCD

  • 基于FPGA的快速傅立叶变换.rar

    随着数字电子技术的发展,数字信号处理广泛应用于声纳、雷达、通讯语音处理和图像处理等领域。快速傅立叶变换(Fast Fourier Transform,FFT)在数字信号处理系统中起着很重要的作用,FFT 有效地提高了离散傅立叶变换(Discret Fourier Transform,DFT)的运算效率。 处理器一般要求具有高速度、高精度、大容量和实时处理的性能,而现场可编程门阵列(Field Programmable Gate Array,FPGA)是近年来迅速发展起来的新型可编程器件,在处理大规模数据方面,有极大的优势。论文采用了在FPGA中实现FFT算法的方案。 数字信号处理板的硬件电路设计是本论文的重要部分之一。在介绍了FFT以及波束形成的基本原理和基本方法的基础上,根据实时处理的要求,给出了数字信号处理板的硬件设计方案并对硬件电路的实现进行了分析和说明。 依据数字系统的设计方法,分别采用基二按时间抽取FFT算法、基四按时间抽取FFT算法以及FFT兆核函数三种方法利用硬件描述语言(VHSICHardware Description Language,VHDL)实现了1024点的FFT,接着对三种方法进行了评估,得出了FPGA完全能满足处理器的实时处理的要求的结论。然后根据通用串行总线(Universial Serial Bus,USB)协议,利用VHDL语言编写了USB接口芯片ISP1581的固件程序,实现了设备的枚举过程。

    标签: FPGA 傅立叶变换

    上传时间: 2013-06-27

    上传用户:a937518043

  • 快速傅立叶变换(FFT)的FPGA实现.rar

    随着数字电子技术的发展,数字信号处理的理论和技术广泛的应用于通讯、语音处理、计算机和多媒体等领域。快速傅立叶变换(FFT)使离散傅立叶变换的运算时间缩短了几个数量级,在数字信号处理领域被广泛应用。FFT已经成为现代信号处理的重要手段之一。 现场可编程门阵列(FPGA)是近年来迅速发展起来的新型可编程器件。随着它的不断应用和发展,也使电子设计的规模和集成度不断提高。同时基于FPGA实现FFT的设计方法和思想被提出。本次设计的目的是快速傅立叶变换(FFT)的FPGA实现。 此文在分析了快速傅立叶算法的基础上,提出了一种频率抽取基4 FFT的FPGA设计方案,针对现有FFT的FPGA实现过程中蝶形运算需要频繁乘以多个旋转因子提出了改进方法,减少了旋转因子的乘法次数和存储空间,加快了蝶形运算的速度,设计的地址映射方法,无需运算即可得到所需数据的存放地址,并结合采用乒乓结构和流水线方式,来提高快速傅立叶变换(FFT)FPGA实现的速度。描述了一片FPGA芯片内完成了整个FFT处理器的电路设计,经过模块时序仿真和数据的验证及测试,达到工作在50MHz时钟频率的设计要求。最后对后续设计做了描述,并对用FPGA实现FFT做了展望。

    标签: FPGA FFT 傅立叶变换

    上传时间: 2013-04-24

    上传用户:康郎

  • 基于FPGA的FFT设计与实现.rar

    随着数字电子技术的发展,数字信号处理技术广泛应用于通讯、语音处理、计算机和多媒体等领域。快速傅里叶变换FFT作为数字信号处理的核心技术之一,使离散傅里叶变换的运算时间缩短了几个数量级。 现场可编程门阵列FPGA是近年来迅速发展起来的新型可编程器件。随着它的不断应用,使电子设计的规模和集成度不断提高,同时也带来了电子系统设计方法和设计思想的不断推陈出新。 本文主要研究如何利用FPGA实现FFT处理器,包括算法选取、算法验证、系统结构设计、各个模块设计、FPGA实现和测试整个流程。设计采用基-2按时间抽取算法,以XILINX公司提供的ISE6.1为软件平台,利用Verilog HDL描述的方式实现了512点16bits复数块浮点结构的FFT系统,并以FPGA芯片VirtexⅡXC2V1000为硬件平台,进行了仿真、综合等工作。仿真结果表明其计算结果达到了一定的精度,运算速度可以满足一般实时信号处理的要求。

    标签: FPGA FFT

    上传时间: 2013-04-24

    上传用户:lwwhust

  • 二维DCT/IDCT处理核的FPGA设计与实现

    离散余弦变换(DCT)及其反变换(IDCT)在图像编解码方面应用十分广泛,至今已被JPEG、MPEG-1、MPEG-2、MPEG-4和H.26x等国际标准所采用。由于其计算量较大,软件实现往往难以满足实时处理的要求,因而在很多实际应用中需要采用硬件设计的DCT/IDCT处理电路来满足我们对处理速度的要求。本文所研究的内容就是针对图像处理应用的8×8二维DCT/IDCT处理核的硬件实现。 本文首先介绍了DCT和IDCT在图像处理中的作用和原理,详细说明了DCT变换实现图像压缩的过程,并与其它变换比较说明了用DCT变换实现图像压缩的优势。接着,分析研究了DCT的各种快速算法,总结了前人对DCT快速算法及其实现所做的研究。本文给出了两种性能、资源上有一定差异的二维DCT/IDCT的FPGA设计方案。两种方案均利用DCT的行列分离特性,采用流水线设计技术,将二维DCT/IDCT实现转化为两个一维DCT/IDCT实现。在一维DCT/IDCT设计中,根据图像处理的特点对Loeffler算法的数据流进行了优化,通过合理安排时钟周期数和简化各周期内的操作,大大缩短了关键路径的执行时间,从而提高了流水线的执行速度。最后,对所设计的DCT/IDCT处理核进行了综合和时序仿真。 结果表明,当使用Altera公司的MERCURY系列FPGA器件时,本文设计的方案一能够在116M时钟频率下正确完成8×8的二维DCT或IDCT的逻辑运算,消耗2827个逻辑单元;方案二能够在74M时钟频率下正常工作,消耗1629个逻辑单元。

    标签: IDCT FPGA DCT 二维

    上传时间: 2013-07-14

    上传用户:3291976780