虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

硅结

  • 小型污水处理系统的自控装置研制

    本文介绍为住宅小区的典型污水处理系统配置的一种自控装置。它由触摸屏和PLC等元件组成,取代传统的继电接触器控制装置。具有简单,方便,可靠等特点。文章在简述小型污水处理系统的基础上,论述了该自控装置的结

    标签: 污水处理系统 自控装置

    上传时间: 2013-05-18

    上传用户:huangzr5

  • 基于ARM系统的表面粗糙度测量仪的设计.pdf

    表面粗糙度是机械加工中描述工件表面微观形状重要的参数。在机械零件切削的过程中,刀具或砂轮遗留的刀痕,切屑分离时的塑性变形和机床振动等因素,会使零件的表面形成微小的蜂谷。这些微小峰谷的高低程度和间距状况就叫做表面粗糙度,也称为微观不平度。表面粗糙度的测量是几何测量中的一个重要部分,它对于现代制造业的发展起了重要的推动作用。世界各国竞相进行粗糙度测量仪的研制,随着科学技术的发展,各种各样的粗糙度测量系统也竞相问世。对于粗糙度的测量,随着技术的更新,国家标准也一直在变更。最新执行的国家标准(GB/T6062-2002),规定了粗糙度测量的参数,以及制定了触针式测量粗糙度的仪器标准[1]。 随着新国家标准的执行,许多陈旧的粗糙度测量仪已经无法符合新标准的要求。而且生产工艺的提高使得原有方案的采集精度和采集速度,满足不了现代测量技术的需要。目前,各高校公差实验室及大多数企业的计量部门所使用的计量仪器(如光切显微镜、表面粗糙度检查仪等)只能测量单项参数,而能进行多参数测量的光电仪器价格较贵,一般实验室和计量室难以购置。因此如何利用现有的技术,结含现代测控技术的发展,职制出性能可靠的粗糙度测量仪,能有效地降低实验室测量仪器的成本,具有很好的实用价值和研究意义。 基于上述现状,本文在参考旧的触针式表面粗糙度测量仪技术方案的基础上,提出了一种基于ARM嵌入式系统的粗糙度测量仪的设计。这种测量仪采用了先进的传感器技术,保证了测量的范围和精度;采用了集成的信号调理电路,降低了信号在调制、检波、和放大的过程中的失真;采用了ARM处理器,快速的采集和控制测量仪系统;采用了强大的PC机人机交互功能,快速的计算粗糙度的相关参数和直观的显示粗糙度的特性曲线。 论文主要做了如下工作:首先,论文分析了触针式粗糙度测量仪的发展以及现状;然后,详细叙述了系统的硬件构成和设计,包括传感器的原理和结构分析、信号调理电路的设计、A/D转换电路的设计、微处理器系统电路以及与上位机接口电路的设计。同时,还对系统的数据采集进行了研究,开发了相应的固件程序及接口程序,完成数据采集软件的编写,并且对表面粗糙度参数的算法进行程序的实现。编写了控制应用程序,完成控制界面的设计。最终设计出一套多功能、多参数、高性能、高可靠、操作方便的表面粗糙度测量系统。

    标签: ARM 测量

    上传时间: 2013-04-24

    上传用户:KIM66

  • 基于ARM的嵌入式小型飞行参数测试系统的设计

    飞机飞行的高度、马赫数和升降速度等参数是飞机的自动控制、导航、火控、空中管制、和告警等系统必不可少的信息。随着飞机性能的不断增强,飞机上各系统对飞行参数测试的要求也越来越高,旧有的测试系统已逐渐不能适应现代高速飞机飞行参数的测试需求,本文针对项目委托方提出的技术要求,经过对飞行参数测试技术及其发展趋势的研究分析,最终确定采用嵌入式技术,设计一款基于32位微处理器ARM的集数据采集、处理、显示为一体的测试飞机飞行高度、马赫数和升降速度的系统。 基于课题的研究内容,本文在分析研究飞机飞行参数测试原理的基础上,围绕着设计目标,从整体方案的选择、系统各部分元件的选取及测试系统的软硬件设计等方面阐述了主要开展的设计研究工作。重点对系统硬件电路设计、软件设计和气压传感器的温度补偿方法进行了深入论述。 应当指出,本文介绍的大气数据参数测试专用机,选用小型化高采样速率的硅压阻式气压传感器、高性能的32位ARM微处理器、高精度A/D转换器、专用接口芯片等优化组合,集成度高,体积小,重量轻。实验结果表明了所设计的系统方案合理有效,具有较好的实时性和可靠性,基本上满足了系统的设计需要。

    标签: ARM 嵌入式 飞行参数 测试系统

    上传时间: 2013-06-23

    上传用户:kr770906

  • 基于ARM的自动售货机控制器的研究与开发

    随着计算机技术和互联网技术的发展,嵌入式系统已成为近年来新兴的研究热点。嵌入式系统的硬件核心是嵌入式微处理器,ARM处理器以其高性能、低功耗、低成本等优点占领了嵌入式系统处理器的大部分市场,基于ARM的嵌入式系统的应用已深入到工业控制、网络通讯设备等领域。Linux作为功能强大、源码公开的操作系统,在嵌入式领域中被广泛应用。 本文针对自动售货机控制系统在校园一卡通系统中的应用要求,以开发具有射频卡结帐功能的新型自动售货机控制系统,并与校园一卡通信息管理系统相连为目标,提出了基于ARM-Linux的自动售货机控制器总体设计方案。根据方案对自动售货机控制系统进行总体设计,在分析嵌入式软硬件可实现模块化设计的基础上,采用数据处理能力强和能够实现数据网络传输的HMS30C7202微处理器,对ARM处理器最小系统和关键的接口电路进行了硬件结构设计,系统扩展有FLASH、EPROM、以太网接口、RS232接口、GPIO接口、USB接口等外围电路。利用Protel软件完成了开发板的原理图设计、绘制以及印刷电路板布局布线工作,PCB设计以高速电路设计为准则,集成了多种接口电路,完成了硬件系统的设计。研究了嵌入式Linux操作系统下的自动售货机控制系统软件环境建立方法,论述了移植Linux到ARM控制板的过程,分析了嵌入式软件的应用程序架构与各部分设备驱动程序的设计方法,设计了硬件驱动程序。在嵌入式软、硬件开发的基础上,对基于ARM的嵌入式自动售货机控制系统进行实例研究和系统功能调试,完成了自动售货机控制系统的基本功能,并使系统能够基于以太网进行数据通信,为进一步的开发和应用提供了良好的基础。

    标签: ARM 自动售货机 控制器

    上传时间: 2013-07-05

    上传用户:Ruzzcoy

  • 基于ARMDSP协作架构的射频IC卡无线手持POS机的设计

    随着金融行业的不断发展,IC智能卡正在并已经融入当今信息技术的主流,人们已愈来愈多地开始接受和使用IC智能卡。根据应用环境的不同,传统的IC卡读写机具可以分为两种:座式IC卡读写器和IC卡手持POS机。无线局域网、嵌入式系统和生物鉴别三种技术相结合的IC卡手持POS机是一种很好的方式。因此我们提出了一种基于ARM+DSP协作架构的射频IC卡无线手持POS机设计方案。 本文首先介绍了ARM+DSP嵌入式系统,指纹识别技术和无线数传技术,提出了ARM+DSP协作架构的双处理器连接方案。之后,给出了系统的总体结构图,包括硬件部分和软件部分。 硬件部分为ARM和DSP两个子系统,分别以LPC2210和TMS320VC54025为核心,加上存储器和各种外设。详细说明了两个CPU通过HPI主机方式进行通信、主机系统的主控处理器LPC2210外设的接口电路设计。 软件部分包括嵌入式μ C/OS-Ⅱ移植要点,任务设计,驱动程序设计等。详细说明了在嵌入式μ C/OS-Ⅱ平台中,显示任务,键盘任务和IC卡读写任务设计过程以及它们的驱动程序的代码的编写。 本课题的研究己取得阶段性成果,能够实现一些基本的功能。

    标签: ARMDSP POS 架构 射频

    上传时间: 2013-06-07

    上传用户:黑漆漆

  • HDTV码流发生器内置信源解码板和基于FPGA的显示器测试信号发生器的研究

    该论文的工作主要分为两部分,第一部分是介绍与数字高清晰度电视(HDTV)码流发生器配套的信源解码板的设计与实现.信源解码板是整个码流发生器的重要组成部分,该论文在介绍相关标准MPEG-2和AC-3以及整个码流发生器功能的基础上提出了用ST公司的芯片组实现HDTV信源解码板的设计方案.论文详细分析了各个功能模块的具体设计方法以及实现时应注意的问题.目前该课题已经成功结题,各项技术指标完全符合合作单位的要求.该论文的第二部分主要是进行基于FPGA的显示器测试信号发生器的研究与开发.在对测试信号发生器所需产生的13种测试图案和所要适应的18种显示格式的介绍之后,该论文提出了以FLEX10K50为核心控制芯片的显示器测试信号发生器的设计方案.该论文详细讨论了FPGA设计中各个功能模块的划分和设计实现方法,并介绍了对FLEX10K50进行配置的方法.

    标签: HDTV FPGA 码流 发生器

    上传时间: 2013-04-24

    上传用户:yoleeson

  • 基于FPGA的3DES算法IPCORE设计

    加密算法一直在信息安全领域起着极其重要的作用,它直接影响着国家的安全和发展.随着计算机技术的飞速发展,原有的数据加密标准(DES)已不能满足人们的保密要求.在未来的20年内,高级数据加密标准(AES)将替代DES成为新的数据加密标准.在不对原有应用系统作大的改动的情况下,3-DES算法有了很大的生存空间.该文介绍了DES和3-DES算法的概要,给出了一种电路实现模型,并基于XILINX公司的FPGA器件设计了IP核,介绍了I P核设计中主要模块的设计方法.最后对该IP核进行了分析,给出它的性能参数.该课题系统地论述了基3-DES算法的密码IP核设计全过程.文章首先阐述了该设计的课题背景,给出了使用VHDL方法设计密码电路的特点和研究思路和特点,然后对IP核的设计环境和密码算法进行了介绍.在此基础上,详细讨论了3-DES算法的密码芯片设计方法和各个电路模块实现的结构图,包括算法电路、译码电路、接口电路和控制模块电路等.通过对各个模块设计的介绍,阐明了使用VHDL语言设计专用集成电路的原理和特点.

    标签: IPCORE FPGA 3DES 算法

    上传时间: 2013-04-24

    上传用户:萌萌哒小森森

  • 基于FPGA的MPEG4编解码芯片开发系统设计研究

    MPEG-4是目前非常流行的视频压缩标准,基于MPEG-4的视频处理系统有两种体系结构:可编程结构和专用结构.可编程结构灵活,适用范围广,易于升级,但电路复杂,电路功耗大.专用视频编解码器结构硬件开销小,处理速度高.该文主要研究专用的MPEG-4视频编解码芯片设计方法.目前市场上MPEG-4视频编解码芯片主要是Simple Profile级别的,而我们设计的芯片要实现Advanced Simple Profile级别.该文采用了一种基于大规模FPGA的软硬件相结的芯片设计方案,我们设计了基于FPGA的MPEG-4芯片设计开发平台,完成算法的硬件仿真与测试.论文围绕基于FPGA的MPEG-4芯片开发系统设计,分为两个部分.第一部分介绍了目前国内外实现MPEG-4视频处理系统的主要方法和应用,概述了国际上MPEG-4视频编解码芯片设计的一般方法及其发展趋势,详细描述了我们的基于FPGA的MPEG-4编解码芯片开发系统的结构.第二部分重点讲述了基于FPGA的MPEG-4芯片开发系统各个电路模块的设计,包括电源模块、FPGA配置模块、时钟生成模块、视频输入/输出模块、RS232串口模块、以太网接口模块、USB接口模块等.同时也介绍了I

    标签: MPEG4 FPGA 编解码芯片 开发系统

    上传时间: 2013-06-15

    上传用户:it男一枚

  • 基于FPGA的数字调频发射机技术研究

    遥测系统由发射机、发射天线、接收天线、接收机组成.就遥测发射系统而言,传统的模拟调制已经很成熟,模拟发射机是利用调制信号的变化来控制变容二极管的结电容容值的变化,从而改变压控振荡器的震荡频率来实现调频;模拟调制码速率、调制频偏都受变容二极管特性的限制,模拟调制功能单一、调制方式不可重组、单个系统调制频率不可改变,无法满足频率多变的需求;随着高速器件和软件无线电技术的发展,数字调制发射机具有调制中心频率可调、频偏可编程、调制方式可重组、调制码速率高、可实现较高的频响、可以与编码器合并扩展功能很强等优点,成为今后发射机的发展主流.本论文讨论了如何利用现场可编程器件FPGA结合Max+plusⅡ及VHDL语言,在遥测系统中实现了DDS+PLL+SSB模式的数字调制发射机.数字发射机设计主要包括方案选择、系统设计、硬件电路实现及VHDL设计四个部分.论文中首先分析了目前遥测系统中使用的模拟调制发射机的不足及数字调制发射机的优点,确定了发射机的设计方案;第二章介绍了电子设计自动化工具及数字电路设计方法;第三章详细讨论了组成发射机的各个部分的原理设计;第四章着重讨论了各个部分的硬件电路实现、VHDL实现部分及设计的测试结果;最后总结了设计中需要进一步研究的问题.

    标签: FPGA 数字调频 发射机 技术研究

    上传时间: 2013-04-24

    上传用户:程婴sky

  • 高吞吐量LDPC码编码构造及其FPGA实现

    低密度校验码(LDPC,Low Density Parity Check Code)是一种性能接近香农极限的信道编码,已被广泛地采用到各种无线通信领域标准中,包括我国的数字电视地面传输标准、欧洲第二代卫星数字视频广播标准(DVB-S2,Digital Video Broadcasting-Satellite 2)、IEEE 802.11n、IEEE 802.16e等。它是3G乃至将来4G通信系统中的核心技术之一。 当今LDPC码构造的主流方向有两个,分别是结合准循环(QC,Quasi Cyclic)移位结构的单次扩展构造和类似重复累积(RA,Repeat Accumulate)码构造。相应地,主要的LDPC码编码算法有基于生成矩阵的算法和基于迭代译码的算法。基于生成矩阵的编码算法吞吐量高,但是需要较多的寄存器和ROM资源;基于迭代译码的编码算法实现简单,但是吞吐量不高,且不容易构造高性能的好码。 本文在研究了上述几种码构造和编码算法之后,结合编译码器综合实现的复杂度考虑,提出了一种切实可行的基于二次扩展(Dex,Duplex Expansion)的QC-LDPC码构造方法,以实现高吞吐量的LDPC码收发端;并且充分利用该类码校验矩阵准循环移位结构的特点,结合RU算法,提出了一种新编码器的设计方案。 基于二次扩展的QC-LDPC码构造方法,是通过对母矩阵先后进行乱序扩展(Pex,Permutation Expansion)和循环移位扩展(CSEx,Cyclic Shift Expansion)实现的。在此基础上,为了实现可变码长、可变码率,一般编译码器需同时支持多个乱序扩展和循环移位扩展的扩展因子。本文所述二次扩展构造方法的特点在于,固定循环移位扩展的扩展因子大小不变,支持多个乱序扩展的扩展因子,使得译码器结构得以精简;构造得到的码字具有近似规则码的结构,便于硬件实现;(伪)随机生成的循环移位系数能够提高码字的误码性能,是对硬件实现和误码性能的一种折中。 新编码器在很大程度上考虑了资源的复用,使得实现复杂度近似与码长成正比。考虑到吞吐量的要求,新编码器结构完全抛弃了RU算法中串行的前向替换(FS,Forward Substitution)模块,同时简化了流水线结构,由原先RU算法的6级降低为4级;为了缩短编码延时,设计时安排每一级流水线计算所需的时钟数大致相同。 这种码字构造和编码联合设计方案具有以下优势:相比RU算法,新方案对可变码长、可变码率的支持更灵活,吞吐量也更大;相比基于生成矩阵的编码算法,新方案节省了50%以上的寄存器和ROM资源,单位资源下的吞吐量更大;相比类似重复累积码结构的基于迭代译码的编码算法,新方案使高性能LDPC码的构造更为方便。以上结果都在Xilinx Virtex II pro 70 FPGA上得到验证。 通过在实验板上实测表明,上述基于二次扩展的QC-LDPC码构造和相应的编码方案能够实现高吞吐量LDPC码收发端,在实际应用中具有很高的价值。 目前,LDPC码正向着非规则、自适应、信源信道及调制联合编码方向发展。跨层联合编码的构造方法,及其对应的编码算法,也必将成为信道编码理论未来的研究重点。

    标签: LDPC FPGA 吞吐量 编码

    上传时间: 2013-07-26

    上传用户:qoovoop