对AD 公司的TigerSHARC DSP (ADSP-TS101S)和摩托罗拉公司的具有AltiVec 矢量处理器核的 PowerPC 系列MPC7410 和MPC7455 处理器,在连续实时信号处理领域的应用进行了评估。
标签: TigerSHARC MPC ADSP-TS AltiVec
上传时间: 2013-12-10
上传用户:康郎
最小均方(LMS)自适应算法就是一中已期望响应和滤波输出信号之间误差的均方值最小为准的,依据输入信号在迭代过程中估计梯度矢量,并更新权系数以达到最优的自适应迭代算法。LMS算法是一种梯度最速下降方法,其显著的特点是它的简单性。这算法不需要计算相应的相关函数,也不需要进行矩阵运算。
上传时间: 2013-12-15
上传用户:zhaiye
EDA实验--UART串口实验:UART 主要有由数据总线接口、控制逻辑、波特率发生器、发送部分和接收部分等组成。UART 发送器 --- 发送器每隔16 个CLK16 时钟周期输出1 位,次序遵循1位起始位、8位数据位(假定数据位为8位)、1位校验位(可选)、1位停止位。 UART 接收器 --- 串行数据帧和接收时钟是异步的,发送来的数据由逻辑1 变为逻辑0 可以视为一个数据帧的开始。接收器先要捕捉起始位,确定rxd 输入由1 到0,逻辑0 要8 个CLK16 时钟周期,才是正常的起始位,然后在每隔16 个CLK16 时钟周期采样接收数据,移位输入接收移位寄存器rsr,最后输出数据dout。还要输出一个数据接收标志信号标志数据接收完。 波特率发生器 --- UART 的接收和发送是按照相同的波特率进行收发的。波特率发生器产生的时钟频率不是波特率时钟频率,而是波特率时钟频率的16 倍,目的是为在接收时进行精确地采样,以提出异步的串行数据。 --- 根据给定的晶振时钟和要求的波特率算出波特率分频数。
上传时间: 2014-01-25
上传用户:xsnjzljj
伪随机码发生器的VHDL实现 随着通信理论的发展,早在20世纪40年代,香农就曾指出,在某些情况下,为了实现最有效的通信,应采用具有白噪声的统计特性的信号。另外,为了实现高可靠的保密通信,也希望利用随机噪声。然而,利用随机噪声最大困难是它难以重复产生和处理。直到60年代,伪随机噪声的出现才使这一难题得到解决
上传时间: 2013-11-30
上传用户:WMC_geophy
用单片机控制DDS芯片的函数发生器,全部是C语言编程,对那些做信号源的很有参考价值
上传时间: 2016-08-25
上传用户:cx111111
SPWM的程序说明 用TMS320LF2407实现三相SPWM波形发生器 FCL .usect ".data0",1 保存载波频率浮点数的低位 FCH .usect ".data0",1 保存载波频率浮点数的高位 FRL .usect ".data0",1 保存信号频率浮点数的低位 FRH .usect ".data0",1 保存信号频率浮点数的高位 AL .usect ".data0",1 保存调谐度浮点数低位
上传时间: 2013-11-29
上传用户:a673761058
极化阵列信号处理DOA及极化参数估计; 阵列同何结构不作要求,应用电磁波6维矢量间的5个不变性。
上传时间: 2014-01-22
上传用户:tzl1975
这是我在ISP编程课上独立编写的一个采用模块化+行为描述方式实现的可控脉冲发生器。程序有四个并行模块:减数器&控制模块(用于设置发生脉冲数量并记数,同时产生控制信号)、脉冲发生模块(用于接受控制信号并产生脉冲输出)、脉冲接收模块(用于接收脉冲输出并记录脉冲个数)、显示模块(将接受模块记录到的脉冲总数显示到数码管上)。此程序是我从画逻辑结构图开始一步步独立开发的,并没有参考或仿照网络上的其他脉冲发生器源码,因此与网络上任何其他可控脉冲发生器的源码决无雷同。
上传时间: 2017-01-20
上传用户:2525775
VC33中通过pc输入改变其DDS发生器的频率,可以实现单频信号和FSK信号
上传时间: 2013-12-24
上传用户:13215175592
本设计是关于方波发生器和音调识别器的设计,以NE567音调解码器为基础器件,配上其它适当的零部件,在试验箱上进行电路的设计连接。本文详细介绍了LM567的内部结构、工作原理、性能指标和选择参数以及用其所设计的频率调制器(方波发生器)和音频信号识别器(音调控制开关)。
上传时间: 2014-01-12
上传用户:ardager