产品设计越来越趋向小型化,功能多样化,并对 SI,EMC 设计要求更为苛刻(如产品需认证SISPR16 CALSS B),根据单板的电源、地的种类、信号密度、板级工作频率、有特殊布线要求的信号数量,适当增加地平面是PCB 的EMC 设计的杀手锏之一。单面板,双面板已不能够满足复杂PCB 的设计要求,本文以四层板举例,讲述四层板的设置和相关的一些设计技巧,文中的有些观点,建议因为水平有限,错误之处在所难免,还望大家不断批评、指正。
上传时间: 2013-10-17
上传用户:龙飞艇
基于DSP的FIR线性相位滤波器的设计
上传时间: 2013-10-11
上传用户:zfyiaaa
时分多址(TDMA)接入是一种按时间划分节点传输信息的传输方式 。本文利用Matlab/Simulink对TDMA(时分多址)协议进行了仿真研究,并对噪声环境下TDMA系统的抗干扰能力做出了分析研究。分析结果表明TDMA协议有良好地抗干扰能力。为TDMA在无线宽带接入网的应用提供了理论支持。
标签: Matlab_Simulink TDMA 协议 仿真研究
上传时间: 2013-10-14
上传用户:wushengwu
详细讲解了低噪声放大器的设计
标签: 低噪声放大器
上传时间: 2013-11-05
上传用户:crazyer
为了满足宽频段、细步进频率综合器的工程需求,对基于多环锁相的频率合成器进行了分析和研究。在对比传统单环锁相技术基础上,介绍了采用DDS+PLL多环技术实现宽带细步进频综,输出频段10~13 GHz,频率步进10 kHz,相位噪声达到-92 dBc/Hz@1 kHz,杂散抑制达到-68 dBc,满足实际工程应用需求。
上传时间: 2013-10-12
上传用户:Late_Li
所有模数转换器(ADC)都有一定量的“折合到输入端噪声”,可以将其模拟为与无噪声ADC 输入串联的噪声源。折合到输入端噪声与量化噪声不同,后者仅在ADC处理交流信号时出 现。多数情况下,输入噪声越低越好,但在某些情况下,输入噪声实际上有助于实现更高 的分辨率。这似乎毫无道理,不过继续阅读本指南,就会明白为什么有些噪声是好的噪 声。
上传时间: 2013-11-14
上传用户:Sophie
在需要对信号进行再量化的场合,可以通过加入dither来避免小信号再量化所产生的谐波失真,但同时会使噪声功率增加。这种情况下,可以利用人耳的心理声学特性,通过噪声整形来降低噪声的可闻性,提高实际的信噪比,改善音质。本文提出了两种新的设计最优噪声整形滤波器的方法-遗传算法和非线性优化算法,并分别实现了原采样率下和过采样率下基于心理声学模型的最优噪声整形滤波的设计。结果证明,该方法灵活方便、实现效果良好。
标签: 整形滤波器
上传时间: 2014-01-05
上传用户:testAPP
基于低噪声放大器(LNA)的噪声系数和驻波比之间的矛盾,本文采用安捷伦公司的ATF54143晶体管计了一款工作于890~960 MHz平衡式低噪声放大器。该设计分为两部分:3 dB 90°相移定向耦合器和并联的低噪声放大器。本文中首先介绍LNA相关理论,然后通过安捷伦公司的ADS仿真软件进行电路仿真,仿真结果满足设计要求,达到了低噪声系数和良好地驻波比要求。此文也为后面电路的设计和调试提供了理论支持。
上传时间: 2013-11-02
上传用户:410805624
本电路为宽带直接变频发射机模拟部分的完整实施方案(模拟基带输入、RF输出)。通过使用锁相环(PLL)和宽带集成电压控制振荡器(VCO),本电路支持500 MHz至4.4 GHz范围内的RF频率。PLL中的LO执行谐波滤波,确保提供出色的正交精度。低噪声LDO确保电源管理方案对相位噪声和EVM没有不利影响。这种器件组合可以提供500 MHz至4.4 GHz频率范围内业界领先的直接变频发射机性能。
上传时间: 2013-11-23
上传用户:墙角有棵树
低噪声放大器是接收机中最重要的模块之一,文中采用了低噪声、较高关联增益、PHEMT技术设计的ATF-35176晶体管,设计了一种应用于5.5~6.5 GHz频段的低噪声放大器。为了获得较高的增益,该电路采用三级级联放大结构形式,并通过ADS软件对电路的增益、噪声系数、驻波比、稳定系数等特性进行了研究设计,最终得到LNA在该频段内增益大于32.8 dB,噪声小于1.5 dB,输入输出驻波比小于2,达到设计指标。
上传时间: 2013-11-15
上传用户:brilliantchen