cdma系统matlab仿真程序,信道包括加性白高斯噪声,复合加性白高斯噪声,瑞利衰落,频率选择性瑞利衰落,双信道瑞利衰落。直扩调制,直扩解调。20段小程序,很不错。
上传时间: 2014-01-13
上传用户:linlin
这是系统的图片,大家看了这个之后就会对我上传的这个系统板有更深刻的理解了
标签:
上传时间: 2016-07-18
上传用户:helmos
在高斯白噪声信道下,采用qpsk调制的ofdm系统的源码。
上传时间: 2013-12-26
上传用户:黑漆漆
仿真CDMA系统的信道,在输入所需用户序列和其他干扰用户序列后在信号上叠加高斯白噪声,干扰用户多径干扰和所需用户的多径干扰和衰落。并根据输入延时曲线产生信道延时,输出mul_fad_sequence为信道信号输出,max_delay为信道最大延迟,fade_sign为瑞利信道中最大幅度分量的衰落量,mpath_amp为信道多径的幅度因子
上传时间: 2016-08-12
上传用户:chenbhdt
飞思卡尔智能车竞赛预赛时的PCB板,而要DG128,256最小系统板
上传时间: 2013-12-29
上传用户:爺的气质
开发板AT91SAM9260-EK的测试程序,可以通过KEIL软件进行下载调试,也可以作为ARM嵌入式系统,硬件平台建立后的测试程序实用。
上传时间: 2016-08-25
上传用户:sz_hjbf
《基于s3c44B0X嵌入式uCLinux系统原理及应用》李岩编的ppt,教学实验源代码,实验项目,相关图片,manual,以及EV44B0开发板资料,相关参考链接等等,相当齐全.一定对你有用.
上传时间: 2016-08-30
上传用户:lijinchuan
、本实战的目的是让大家熟悉ADC模块的功能以及AD转换的方法 2、项目实现的功能:从芯片RA0输入一个可以随时变化的模拟量(通过调节DEMO板VR1实现) 则单片机就能够及时地把该模拟量进行模/数转换,并用LED显示出来,我们可以看到转换结果 会随模拟量的变化而变化,从而以让我们了解片内ADC模块的工作情况。 3、本例的软件设计思路:利用单片机片内硬件资源TMR0和预分频器,为ADC提供定时启动信号。但是 没有利用其中断功能,而是采用了软件查询方式,转换结果采用了右对齐方式, A/D转换的时钟源选用了系统周期的8倍,本例对于ADC的电压基准要求不高, 我们就选用了电源电压VDD和VSS作为基准电压, 4、对于A/D转换过程是否完成也没有利用ADC模块的中断功能,而是以软件方式查询其中启动位GO是否为0。本例中选用的模拟通道为AN0。
上传时间: 2014-01-17
上传用户:离殇
KX_DVP3F型FPGA应用板/开发板(全套)包括: CycloneII系列FPGA EP2C8Q208C8 40万们,含20M-270MHz锁相环2个。 RS232串行接口;VGA视频口 高速SRAM 512KB。可用于语音处理,NiosII运行等。 配置Flash EPCS2, 10万次烧写周期 。 isp单片机T89S8253:MCS51兼容单片机,12KB在系统可编程Flash ROM,10万次烧 写周期;2KB在系统可编程EEPROM,10万次烧写周期;2.7V-5.5V工作电压;0-24MHz 工作时钟; 2数码管显示器、20MHz时钟源(可通过FPGA中的锁相环倍频); 液晶显示屏(20字X4行); 工作电源5V、3.3V、1.2V混合电压源,良好电磁兼容性主板。 配套示例程序、资料、编程软件光盘等。 4X4键盘,4普通按键,8可锁按键,8发光管 BlasterMV编程下载器和并口通信线,可完成FPGA编程下载和isp单片机的编程。KX_DV3F开发板的源程序
标签: FPGA CycloneII KX_DVP 61592
上传时间: 2014-01-08
上传用户:aa17807091
XINLINX公司开发板的嵌入式源代码,其中包括了基本的实验内容,系统大建,软件编写
上传时间: 2014-01-26
上传用户:康郎