虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

电路<b>测试系统</b>

  • 基于超声波传感器的测距系统设计

    超声波传感器 本设计主要是基于AT89S51芯片为核心的超声波测距仪,并有超声波处理模块CX20106A、CD4069组成的超声波发射电路、数码管显示等器件组成,包括单片机系统、超声波发射电路、超声波接收电路、单片机复位电路、LED显示电路。主要实现超声波测距并指示功能。依据实际的测量精度要求还可以添加温度补偿电路。本系统成本低廉,功能实用。

    标签: 超声波传感器 测距系统

    上传时间: 2013-07-04

    上传用户:heminhao

  • 1553B总线接口技术研究及FPGA实现

    本论文在详细研究MIL-STD-1553B数据总线协议以及参考国外芯片设计的基础上,结合目前新兴的EDA技术和大规模可编程技术,提出了一种全新的基于FPGA的1553B总线接口芯片的设计方法。 从专用芯片实现的具体功能出发,结合自顶向下的设计思想,给出了总线接口的总体设计方案,考虑到电路的具体实现对结构进行模块细化。在介绍模拟收发器模块的电路设计后,重点介绍了基于FPGA的BC、RT、MT三种类型终端设计,最终通过工作方式选择信号以及其他控制信号将此三种终端结合起来以达到通用接口的功能。同时给出其设计逻辑框图、算法流程图、引脚说明以及部分模块的仿真结果。为了资源的合理利用,对其中相当部分模块进行复用。在设计过程中采用自顶向下、码型转换中的全数字锁相环、通用异步收发器UART等关键技术。本设计使用VHDL描述,在此基础之上采用专门的综合软件对设计进行了综合优化,在FPGA芯片EP1K100上得以实现。通过验证证明该设计能够完成BC/RT/MT三种模式的工作,能处理多种消息格式的传输,并具有较强的检错能力。 最后设计了总线接口芯片测试系统,选择TMS320LF2407作为主处理器,测试主要包括主处理器的自发自收验证,加入RS232串口调试过程提高测试数据的直观性。验证的结果表明本文提出的设计方案是合理的。

    标签: 1553B FPGA 总线接口 技术研究

    上传时间: 2013-04-24

    上传用户:sz_hjbf

  • 基于FPGA的边界扫描控制器的设计

    随着印制电路板功能的日益增强,结构日趋复杂,系统中各个功能单元之间的连线间距越来越细密,基于探针的电路系统测试方法已经很难满足现在的测试需要。边界扫描测试(BST)技术通过将边界扫描寄存器单元安插在集成电路内部的每个引脚上,相当于设置了施加激励和观测响应的内建虚拟探头,通过该技术可以大大的提高数字系统的可观测性和可控性,降低测试难度。针对这种测试需求,本文给出了基于FPGA的边界扫描控制器设计方法。    完整的边界扫描测试系统主要由测试控制部分和目标器件构成,其中测试控制部分由测试图形、数据的生成与分析及边界扫描控制器两部分构成。而边界扫描控制器是整个系统的核心,它主要实现JTAG协议的自动转换,产生符合IEEE标准的边界扫描测试总线信号,而边界扫描测试系统工作性能主要取决与边界扫描控制器的工作效率。因此,设计一个能够快速、准确的完成JTAG协议转换,并且具有通用性的边界扫描控制器是本文的主要研究工作。    本文首先从边界扫描技术的基本原理入手,分析边界扫描测试的物理基础、边界扫描的测试指令及与可测性设计相关的标准,提出了边界扫描控制器的总体设计方案。其次,采用模块化设计思想、VHDL语言描述来完成要实现的边界扫描控制器的硬件设计。然后,利用自顶向下的验证方法,在对控制器内功能模块进行基于Testbench验证的基础上,利用嵌入式系统的设计思想,将所设计的边界扫描控制器集成到SOPC中,构成了基于SOPC的边界扫描测试系统。并且对SOPC系统进行软硬件协同仿真,实现对边界扫描控制器的功能验证后将其应用到实际的测试电路当中。最后,在基于SignalTapⅡ硬件调试的基础上,软硬件结合对整个系统可行性进行了测试。从测试结果看,达到了预期的设计目标,该边界扫描控制器的设计方案是正确可行的。    本文设计的边界扫描控制器具有自主知识产权,可以与其他处理器结合构成完整的边界扫描测试系统,并且为SOPC系统提供了一个很有实用价值的组件,具有很明显的现实意义。

    标签: FPGA 边界扫描 控制器

    上传时间: 2013-07-20

    上传用户:hewenzhi

  • 基于FPGA的信号源设计

    信号源是能够产生所需要测试信号的仪器,在测试系统中起着非常重要的作用。所设计的信号源能够产生正弦波、锯齿波、三角波等基本波形和任意波形两类信号,同时可以为被测测电路提供电源支持,可以有效的帮助实验者完成多种...

    标签: FPGA 信号源

    上传时间: 2013-05-19

    上传用户:xlcky

  • 基于FPGA的ADC并行测试方法研究

    高性能ADC产品的出现,给混合信号测试领域带来前所未有的挑战。并行ADC测试方案实现了多个ADC测试过程的并行化和实时化,减少了单个ADC的平均测试时间,从而降低ADC测试成本。本文实现了基于FPGA的ADC并行测试方法。在阅读相关文献的基础上,总结了常用ADC参数测试方法和测试流程。使用FPGA实现时域参数评估算法和频域参数评估算法,并对2个ADC在不同样本数条件下进行并行测试。    本研究通过在FPGA内部实现ADC测试时域算法和频域算法相结合的方法来搭建测试系统,完成了音频编解码器WM8731L的控制模式接口、音频数据接口、ADC测试时域算法和频域算法的FPGA实现。整个测试系统使用Angilent33220A任意信号发生器提供模拟激励信号,共用一个FPGA内部实现的采样时钟控制模块。并行测试系统将WM8731.L片内的两个独立ADC的串行输出数据分流成左右两通道,并对其进行串并转换。然后对左右两个通道分别配置一个FFT算法模块和时域算法模块,并行地实现了ADC参数的评估算法。在样本数分别为128和4096的实验条件下,对WM8731L片内2个被测.ADC并行地进行参数评估,被测参数包括增益GAIN、偏移量OFFSET、信噪比SNR、信号与噪声谐波失真比SINAD、总谐波失真THD等5个常用参数。实验结果表明,通过在FPGA内配置2个独立的参数计算模块,可并行地实现对2个相同ADC的参数评估,减小单个ADC的平均测试时间。FPGA片内实时评估算法的实现节省了测试样本传输至自动测试机PC端的时间。而且只需将HDL代码多次复制,就可实现多个被测ADC在同一时刻并行地被评估,配置灵活。基于FPGA的ADC并行测试方法易于实现,具有可行性,但由于噪声的影响,测试精度有待进一步提高。该方法可用于自动测试机的混合信号选项卡或测试子系统。

    标签: FPGA ADC 并行测试 方法研究

    上传时间: 2013-06-07

    上传用户:gps6888

  • VerilogHDL数字系统设计及其应用

    · 本书系统地介绍了一种在专用集成电路设计领域具有广泛应用前景的硬件描述语言——Verilog HDL语言。利用Verilog HDL语言设计数字逻辑电路和数字系统的新方法,是电子电路设计方法的一次革命性的变化,也是21世纪的电子工程师所必须掌握的专门知识。    本书共分12章。第1章对硬件描述语言进行了概述,并给出了EDA的典型设计流程与有关硬件

    标签: VerilogHDL 数字系统设计

    上传时间: 2013-07-14

    上传用户:qazxsw

  • 脉冲式充电器电路图

    图是脉冲式充电器电路。图(a)为充电器电路,图(b)为充电器框图,由基准电压、时钟脉冲、充电控制和恒流部分等组成。工作原理简述如下:

    标签: 脉冲 充电器电路图

    上传时间: 2013-04-24

    上传用户:zhang469965156

  • 石英晶体振荡器性能参数测试系统研究

    文章介绍了石英晶体振荡器的特点及性能参数,由于人工测量繁琐,且容易出错等不足,提出了一种智能测量方法。该方法利用计算机控制技术,实现自动测试石英晶体振荡器的性能参数,并打印测试结果,减少了强度,提高了检测效率。

    标签: 石英晶体振荡器 性能 参数测试 系统研究

    上传时间: 2013-11-22

    上传用户:yy541071797

  • 基于ADC0809的模数转换设计与调试

    摘要:模数转换是微机测控系统的重要组成部分。论文阐述了微机测控系统中模数转换的应用和软件设计.介绍了模数转换接口电路的测试、故障分析与检测方法。

    标签: 0809 ADC 模数转换 调试

    上传时间: 2013-10-23

    上传用户:天空说我在

  • 电流型运算放大器在应用电路中的特性研究

      文中简要介绍了电流型运放的特性,着重对电流型运放的应用电路进行测试,研究电流型运放的应用特性。实验中,选择典型电流型运放及电压型运放构建负阻变换器、电压跟随器和同相比例放大器,通过对此3类应用电路的测试,分析、总结运放参数对特殊应用电路的影响,为电路设计者在具体电路的设计中恰当选择适合的放大器提供参考。

    标签: 电流型 应用电路 运算放大器

    上传时间: 2013-10-18

    上传用户:13736136189