虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

电网状态

  • 状态机学习心得

      FSM 分两大类:米里型和摩尔型。   组成要素有输入(包括复位),状态(包括当前状态的操作),状态转移条件,状态的输出条件。   设计FSM 的方法和技巧多种多样,但是总结起来有两大类:第一种,将状态转移和状态的操作和判断等写到一个模块(process、block)中。另一种是将状态转移单独写成一个模块,将状态的操作和判断等写到另一个模块中(在Verilog 代码中,相当于使用两个“always” block)。其中较好的方式是后者。其原因   如下:   首先FSM 和其他设计一样,最好使用同步时序方式设计,好处不再累述。而状态机实现后,状态转移是用寄存器实现的,是同步时序部分。状态的转移条件的判断是通过组合逻辑判断实现的,之所以第二种比第一种编码方式合理,就在于第二种编码将同步时序和组合逻辑分别放到不同的程序块(process,block) 中实现。这样做的好处不仅仅是便于阅读、理解、维护,更重要的是利于综合器优化代码,利于用户添加合适的时序约束条件,利于布局布线器实现设计。显式的 FSM 描述方法可以描述任意的FSM(参考Verilog 第四版)P181 有限状态机的说明。两个 always 模块。其中一个是时序模块,一个为组合逻辑。时序模块设计与书上完全一致,表示状态转移,可分为同步与异步复位。

    标签: 状态

    上传时间: 2013-10-23

    上传用户:yupw24

  • 调控中心监控自动化系统与通讯功能浅析

    针对电力系统传统的监控中心设备运行集中监控、输变电设备状态在线监测与操作功能不能够满足现代电网提高驾驭大电网的调控能力和调控一体化问题。本文从调控中心监控自动化系统与通讯功能出发,对监控自动化系统在无人值班变电站设备运行集中监控与通讯功能中存在的不足进行分析,提出完善方案,以提高系统故障隔离的能力,使设备具备自描述、自适应、自诊自愈能力,提高驾驭大电网的调控能力和优化配置资源能力,并指出调控中心未来发展方向。

    标签: 调控中心 监控 自动化系统 通讯

    上传时间: 2013-11-06

    上传用户:liujinzhao

  • 一种低压APF和TSC并联最优运行的方法

    针对低压电网中传统有源电力滤波器(APF)和晶闸管投切电容器(TSC)简单并联运行时出现的系统不稳、TSC频繁投切等问题,提出了一种基于FBD法的统一APF和TSC且共用电抗器的控制方法。该方法只通过一个控制器同时计算出APF的补偿指令电流和TSC投切组数控制信号。通过负载电流的变化率dILq /dt判断负载是否处于暂态过程,来决定是否更新TSC的投切状态,从而避免TSC的频繁投切和系统振荡。共用电抗器的拓扑结构还能节约经济成本,减小装置体积。通过仿真实验,验证了系统的可行性及有效性,是一种高性价比且性能优良的无功及谐波补偿方法。

    标签: APF TSC 低压 并联

    上传时间: 2013-12-28

    上传用户:84425894

  • 基于抽象状态机的网格系统设计和分析

    基于抽象状态机的网格系统设计和分析

    标签: 抽象 状态 网格

    上传时间: 2013-10-13

    上传用户:cazjing

  • 基于FPGA火车状态机的实现方法

    基于FPGA火车状态机的实现方法,详细见资料

    标签: FPGA 火车 实现方法 状态

    上传时间: 2013-10-21

    上传用户:hjkhjk

  • 有限状态机设计策略

    有限状态机设计策略

    标签: 有限状态机 策略

    上传时间: 2013-11-20

    上传用户:oojj

  • 状态机在AD采样控制中的应用

    状态机在A_D采样控制中的应用

    标签: 状态 控制 中的应用 采样

    上传时间: 2013-11-19

    上传用户:shinesyh

  • 如何写好状态机

    如何写好状态机

    标签: 状态

    上传时间: 2015-01-02

    上传用户:1159797854

  • 如何写好状态机

    描写状态机

    标签: 状态

    上传时间: 2013-11-24

    上传用户:dxxx

  • 状态机学习心得

      FSM 分两大类:米里型和摩尔型。   组成要素有输入(包括复位),状态(包括当前状态的操作),状态转移条件,状态的输出条件。   设计FSM 的方法和技巧多种多样,但是总结起来有两大类:第一种,将状态转移和状态的操作和判断等写到一个模块(process、block)中。另一种是将状态转移单独写成一个模块,将状态的操作和判断等写到另一个模块中(在Verilog 代码中,相当于使用两个“always” block)。其中较好的方式是后者。其原因   如下:   首先FSM 和其他设计一样,最好使用同步时序方式设计,好处不再累述。而状态机实现后,状态转移是用寄存器实现的,是同步时序部分。状态的转移条件的判断是通过组合逻辑判断实现的,之所以第二种比第一种编码方式合理,就在于第二种编码将同步时序和组合逻辑分别放到不同的程序块(process,block) 中实现。这样做的好处不仅仅是便于阅读、理解、维护,更重要的是利于综合器优化代码,利于用户添加合适的时序约束条件,利于布局布线器实现设计。显式的 FSM 描述方法可以描述任意的FSM(参考Verilog 第四版)P181 有限状态机的说明。两个 always 模块。其中一个是时序模块,一个为组合逻辑。时序模块设计与书上完全一致,表示状态转移,可分为同步与异步复位。

    标签: 状态

    上传时间: 2015-01-02

    上传用户:aa17807091