虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

电气工程及其自动化

  • 基于DSP控制的交流电子负载的研究.rar

    各类交流电源在产品开发过程中都需要进行长时间的带载测试,以检验其电气性能。传统使用电阻、电感和电容这类无源元件作为负载的测试方法存在参数调节不方便、发热量大、耗能等诸多缺点。为克服传统测试方法的不足,本文研究了一种带能量回馈功能的交流电子负载装置,采用交直交变换结构,由具有公共直流母线的两级电压型PWM整流器组成。通过控制前级PWM整流器的输入功率因数,在其输入端模拟不同阻抗特性的负载;后级PWM整流器工作在并网逆变状态,将被测试电源发出的电能回馈至电网进行循环利用。 交流电子负载属于一种测试设备,需要实现用户交互、通讯、监控等功能,因此采用了以DSP芯片为核心的数字控制方案。本文首先探讨了数字控制技术对变换器性能的影响,重点讨论了当数字脉宽调制器精度不足时会引起输出产生极限环振荡的问题。分析了极限环振荡产生的原因,并以BUCK、BOOST和BUCK-BOOST三种基本变换器的数字控制器设计为例,推导出了为避免极限环振荡,数字脉宽调制器应满足的最小精度要求。在MATLAB中建立了数字控制器的仿真模型,设计了一台数字控制BUCK变换器实验样机,仿真和实验结果验证了理论分析的正确性。 根据处理电能方式的不同,交流电子负载可分为能量消耗型和能量回馈型两大类。本文首先针对交流电源产品的功能性测试应用场合,提出了一种新的能量消耗型交流电子负载结构和相应的控制方法。然后重点介绍了能量回馈型交流电子负载的工作原理及其控制策略。分析了功率电路中主要元件参数的选取方法。其中,对工作在任意功率因数情况下的单相PWM整流器中交流滤波电感的取值作了重点讨论。在Saber软件中建立了系统的仿真模型,设计了一台以TMS320F2812 DSP芯片为控制核心的能量回馈型交流电子负载原理样机,仿真和实验结果验证了系统方案的可行性和正确性。最后针对交流电子负载的并网能量回馈功能,初步分析了一种基于正反馈思想的并网系统孤岛检测方法,并进行了仿真验证。

    标签: DSP 控制 交流电子

    上传时间: 2013-07-29

    上传用户:zlf19911217

  • 基于DSP的太阳能独立光伏发电系统的研究与设计.rar

    随着煤炭、石油和天然气等化石燃料迅速消耗,以及由此带来的能源危机与环境污染日益加剧,近年来世界各国都在积极寻找和开发新的、清洁、安全可靠的可再生能源。太阳能具有取之不尽、用之不竭和清洁安全等特点,是理想的可再生能源。20世纪70年代后,太阳能光伏发电在世界范围内受到高度重视并取得了长足进展。太阳能光伏发电技术作为太阳能利用的一个重要组成部分,并被认为是二十一世纪最具发展潜力的一种发电方式。太阳能光伏发电系统的研究对于缓解能源危机、减少环境污染以及减小温室效应具有重要的意义。 由于太阳能电池阵列是光伏发电系统的核心部件和能源供给部分,因此在光伏发电系统仿真模型的研究中,太阳电池阵列仿真模型的研究至关重要。本文根据硅太阳电池的工程用数学模型建立了太阳能电池阵列的MATLAB仿真模型,分析了太阳辐射强度和温度对太阳电池阵列仿真模型精度的影响,提出了在不同太阳辐射强度时参数的优化设计计算公式,并将仿真结果与实际太阳电池阵列的测量结果进行了比较。 基于太阳能电池阵列的仿真模型,本文建立了太阳能光伏发电系统最大功率点跟踪MATLAB仿真模型,并对两种常用最大功率点跟踪方法进行了仿真比较研究,验证了理论分析的正确性。 本文针对目前应用广泛的太阳能独立光伏发电系统进行了研究,对系统中常用的DC/DC变换器拓扑及其优缺点进行了总结,并研究了一种新的带有双向变换器的太阳能独立光伏发电系统,对其主电路参数进行了设计,完成了基于TMS320F2812 DSP控制系统的硬件电路设计和软件设计。

    标签: DSP 太阳能 光伏发电系统

    上传时间: 2013-04-24

    上传用户:sclyutian

  • SVPWM算法优化及其FPGACPLD实现.rar

    电压空间矢量脉冲宽度调制技术是一种性能优越、易于数字化实现的脉冲宽度调制方案。在常规SVPWM算法中,判定等效电压空间矢量所处扇区位置时需要进行坐标旋转和反正切三角函数的运算,计算特定电压空间矢量作用时间时需要进行正弦、余弦三角函数的运算以及过饱和情况下的归一化处理过程,同时,在整个SVPWM算法中还包含了无理数的运算,这些复杂计算不可避免地会产生大量计算误差,对高精度实时控制产生不可忽视的影响,而且这些复杂运算的计算量大,对系统的处理速度要求高,程序设计复杂,系统运行时间长,占用系统资源多。因此,从工程实际应用的角度出发,需要对常规SVPWM算法进行优化设计。 本文提出的优化SVPWM算法,只需进行普通的四则运算,计算非常简单,克服了上述常规SVPWM算法中的缺点,同时,采用交叉分配零电压空间矢量,并将零电压空间矢量的切换点置于各扇区中点的方法,达到降低三相桥式逆变电路中开关器件开关损耗的目的。SVPWM算法要求高速的数据处理能力,传统的MCU、DSP都难以满足其要求,而具有高速数据处理能力的FPGA/CPLD则可以很好的实现SVPWM的控制功能,在实时性、灵活性等方面有着MCU、DSP无法比拟的优越性。本文利用MATLAB/Simulink软件对优化的SVPWM系统原型进行建模和仿真,当仿真效果达到SVPWM系统控制要求后,在XilinxISE环境下采用硬件描述语言设计输入方法与原理图设计输入方法相结合的混合设计输入方法进行FPGA/CPLD的电路设计与输入,建立相同功能的SVPWM系统模型,然后利用ISESimulator(VHDL/Verilog)仿真器进行功能仿真和性能分析,验证了本文提出的SVPWM优化设计方案的可行性和有效性。

    标签: FPGACPLD SVPWM 算法优化

    上传时间: 2013-07-30

    上传用户:15953929477

  • USB2.0原理与工程开发(上).rar

    USB2.0原理与工程开发(上).pdf,9.91M,220页.

    标签: USB 2.0 工程

    上传时间: 2013-07-07

    上传用户:jeffery

  • USB2.0原理与工程开发(下).rar

    USB2.0原理与工程开发(下).pdf,8.06M,255页.

    标签: USB 2.0 工程

    上传时间: 2013-04-24

    上传用户:lanjisu111

  • LPC213x_4x工程模板(周立功).rar

    LPC213x_4x工程模板(周立功).rar

    标签: LPC 213 工程模板

    上传时间: 2013-08-03

    上传用户:懒龙1988

  • 数字逻辑电路的ASIC设计.pdf.rar

    书名:数字逻辑电路的ASIC设计/实用电子电路设计丛书 作者:(日)小林芳直 著,蒋民 译,赵宝瑛 校 出版社:科学出版社 原价:30.00 出版日期:2004-9-1 ISBN:9787030133960 字数:348000 页数:293 印次: 版次:1 纸张:胶版纸 开本: 商品标识:8901735 编辑推荐 -------------------------------------------------------------------------------- 内容提要 -------------------------------------------------------------------------------- 本书是“实用电子电路设计丛书”之一。本书以实现高速高可靠性的数字系统设计为目标,以完全同步式电路为基础,从技术实现的角度介绍ASIC逻辑电路设计技术。内容包括:逻辑门电路、逻辑压缩、组合电路、Johnson计数器、定序器设计及应用等,并介绍了实现最佳设计的各种工程设计方法。 本书可供信息工程、电子工程、微电子技术、计算技术、控制工程等领域的高等院校师生及工程技术人员、研制开发人员学习参考。 目录 -------------------------------------------------------------------------------- 第1章 ASIC=同步式设计=更高可靠性设计方法的实现 1.1 面向高性能系统的设计 1.2 同步电路的不足 1.3 同步电路设计 1.4 ASIC机能设计方法有待思考的地方 第2章 逻辑门电路详解 2.1 逻辑门电路的最基本的知识 2.2 加法电路及其构成方法 2.3 其他输入信号为3位的逻辑单元 2.4 复合逻辑门电路的调整 第3章 逻辑压缩与奎恩·麦克拉斯基法 3.1 除去玻色项的方法 3.2 奎恩·麦克拉斯基法 第4章 组合电路设计 4.1 选择器、解码器、编码器 4.2 比较和运算电路的设计 第5章 计数器电路的设计 5.1 计数器设计的基础 5.2 各种各样的计数器设计 5.3 LFSR(M系列发生器)的设计 第6章 江逊计数器 6.1 设计高可靠性的江逊计数器 6.2 冲刷顺序的组成 第7章 定序器设计 7.1 定序器电路设计的基础知识 7.2 把江逊计数器制作成状态机 7.3 一比特热位状态机与江逊状态机 7.4 跳跃动作的设计 第8章 定序器的高可靠化技术 8.1 高可靠性定序器概述 8.2 关注高可靠性江逊状态机 第9章 定序器的应用设计 9.1 软件处理与硬件处理 9.2 自动扶梯的设计 9.3 信号机的设计 9.4 数码存钱箱的设计 9.5 数字锁相环的设计 第10章 实现最佳设计的方法 10.1 如何杜绝运行错误的产生 10.2 16位乘法器的电路整定 10.3 冒泡分类器(bubble sorter)的电路设定 参考文献

    标签: ASIC 数字逻辑电路

    上传时间: 2013-06-15

    上传用户:龙飞艇

  • 基于FPGA的数字图像处理的研究.rar

    图像是人类智能活动重要的信息来源之一,是人类相互交流和认识世界的主要媒体。随着信息高速公路、数字地球概念的提出,人们对图像处理技术的需求与日剧增,同时VLSI技术的发展给图像处理技术的应用提供了广阔的平台。图像处理技术是图像识别和分析的基础,所以图像处理技术对整个图像工程来说就非常重要,对图像处理技术的实现的研究也就具有重要的理论意义与实用价值,包括对传统算法的改进和硬件实现的研究。仿生算法的兴起为图像处理问题的解决提供了一条十分有效的新途径;FPGA技术的发展为图像处理的硬件实现提供了有效的平台。 @@ 本文在详细介绍邻域图像处理算法及其数据结构、遗传算法和蚁群算法基本原理的基础上,将其应用于图像增强和图像分割的图像处理问题之中,并将其用FPGA技术实现。论文中采用遗传算法自适应的确定非线性变换函数的参数对图像进行增强,在采用FPGA来实现的过程中先对系统进行模块划分,主要分为初始化模块、选择模块、适应度模块、控制模块等,然后利用VHDL语言描述各个功能模块,为了提高设计效率,利用IP核进行存储器设计,利用DSP Builder进行数学运算处理。时序控制是整个系统设计的核心,为尽量避免毛刺现象,各模块的时序控制都是采用单进程的Moore状态机实现的。在图像分割环节中,图像分割问题转换为求图像的最大熵问题,采用蚁群算法对改进的最大熵确定的适应度函数进行优化,并对基于FPGA和蚁群算法实现图像分割的各个模块设计进行了详细介绍。 @@ 对实验结果进行分析表明遗传算法和蚁群算法在数字图像处理中的使用明显改善了处理的效果,在利用FPGA实现遗传算法和蚁群算法的整个设计过程中由于充分发挥了FPGA的并行计算能力及流水线技术的应用,大大提高算法的运行速度。 @@关键词:图像处理;遗传算法;蚁群算法;FPGA

    标签: FPGA 数字图像处理

    上传时间: 2013-06-03

    上传用户:小火车啦啦啦

  • DVBSS2调制器的设计及其FPGA实现.rar

    数字高清电视是当前世界上最先进的图像压缩编码技术和数字传输技术的结合,是高技术竞争的焦点之一。其中,信道处理系统及其相关芯片更是集中了数字信号处理、前向纠错编解码等数字电视传输的核心技术,成为设计和开发整个数字电视系统的关键技术之一。本文以卫星数字电视的信道处理系统为对象,结合国际通行的DVB-S/S2标准,研究了该系统在发射端的设计与实现所涉及到的一系列内容。 本文介绍了数字电视的发展概况和主要标准,特别是对我国卫星电视的发展进行了详细的介绍。然后,本文DVB-S/S2信道处理系统的基本原理进行了介绍和分析,主要包括RS码、卷积码、BCH码、LDPC码等的差错编码的基本原理,以及基带信号处理的基本原理。在此基础上对两种系统的传输性能和DVB-S2的后向兼容系统分别进行了基于Matlab的仿真。最后阐述了基于FPGA的DVB-S调制器的信道编码和调制实现,按功能对DVB-S/S2信道编码过程进行模块分解,并针对每个模块进行工作原理分析、算法分析、HDL描述、时序仿真及FPGA实现。DVB-S/S2调制器的核心是信道编码和调制部分,利用FPGA在数字信号处理方面的优势,本文重点对其中的几个关键模块,包括RS编码、卷积交织器、卷积编码、BCH编码、LDPC编码等的实现算法进行了比较详细的分析,并通过HDL描述和时序仿真来验证算法正确性。

    标签: DVBSS2 FPGA 调制器

    上传时间: 2013-07-10

    上传用户:gmh1314

  • LDPC编码算法研究及其FPGA实现.rar

    LDPC(Low Density Parity Check)码是一类可以用非常稀疏的校验矩阵或二分图定义的线性分组纠错码,最初由Gallager发现,故亦称Gallager码.它和著名Turbo码相似,具有逼近香农限的性能,几乎适用于所有信道,因此成为近年来信道编码界研究的热点。 LDPC码的奇偶校验矩阵呈现稀疏性,其译码复杂度与码长成线性关系,克服了分组码在长码长时所面临的巨大译码计算复杂度问题,使长编码分组的应用成为可能。而且由于校验矩阵的稀疏特性,在长的编码分组时,相距很远的信息比特参与统一校验,这使得连续的突发差错对译码的影响不大,编码本身就具有抗突发差错的特性。 本文首先介绍了LDPC码的基本概念和基本原理,其次,具体介绍了LDPC码的构造和各种编码算法及其生成矩阵的产生方法,特别是准循环LDPC码的构造以及RU算法、贪婪算法,并在此基础上采用贪婪算法对RU算法进行了改进。 最后,选用Altera公司的Stratix系列FPGA器件EPls25F67217,实现了码长为504的基于RU算法的LDPC编码器。在设计过程中,为节省资源、提高速度,在向量存储时采用稀疏矩阵技术,在向量相加时采用通过奇校验直接判定结果的方法,在向量乘法中,采用了前向迭代方法,避开了复杂的矩阵求逆运算。结果表明,该编码器只占用约10%的逻辑单元,约5%的存储单元,时钟频率达到120MHz,数据吞吐率达到33Mb/s,功能上也满足编码器的要求。

    标签: LDPC FPGA 编码

    上传时间: 2013-06-09

    上传用户:66wji