虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

电力<b>电子系统</b>

  • 汽车电子技术原理及应用

    我国的汽车电子与国外相比发展还相对比较落后,但其增长速度很快。据初步估计,我国的汽车电子系统总市值2004年为40亿美元左右,2006年将超过75亿美元,2008年将超过120亿美元。可以说中国的汽车电子系统产业具有巨大的市场潜力待开发,但目前大部分的汽车电子系统还依赖进口或由国外汽车电子系统公司在国内制造。国内汽车电子系统厂商无论从生产、制造,还是新产品的开发方面均比较落后。作为全球最大的汽车电子半导体器件供应商,飞思卡尔(原摩托罗拉半导体部)一直致力于汽车电子半导体器件的开发与推广,其丰富的半导体器件可用于所有的汽车电子系统控制单元中。推广飞思卡尔汽车电子半导体技术的应用,促进相关技术的科研与人才培养是飞思卡尔大学计划的一个重要部分,为此,飞思卡尔半导体已与国内包括北京理工大学在内多所大学在汽车电子领域开展了全方位的合作。本书作为双方合作的结晶之一,系统介绍了各类汽车电子系统的基本原理及控制方式,并扼要介绍了飞思卡尔用于汽车电子系统的半导体器件及系统解决方案。它可以作为汽车公司/汽车电子公司汽车电子系统开发的参考书,也可以用作汽车电子系统的教学,可以说是一本全面介绍汽车电子系统(包括汽车电子系统开发)的好书。我相信本书的出版对于中国汽车电子产业的发展会有积极的促进作用。

    标签: 汽车电子

    上传时间: 2022-06-23

    上传用户:默默

  • 采用SABER软件对逆变器输出LC滤波的仿真

    电力电子系统的计算机仿真已经成为其产品设计研发过程中一个很重要的环节,MATLAB、Pspice和SABER是目前国际上最为流行的三大电力电子系统仿真软件。SABER软件以其强大的功能、开放的软件环境日益成为电力电子系统仿真的首选,跟另外两种软件相比其仿真速度更快、收效性更好、仿真结果的准确性更高。为了降低逆变器输出电压的谐波,简单且实用的方法是在逆变器的交流输出侧加装L.C滤波器。LC滤波器是低通滤波电路,它可以有效地抑制高次谐波。但它不能消除交流电压中的低次谐波,尤其是在LC滤波器的转折频率附近的谐波还被放大了。不同的LC滤波参数对输出电压的谐波含量影响很大,滤波参数选取不当会使滤波效果不能满足设计要求。以前,为了选择滤波参数人们需要重复试验并反复比较,耗时耗力。计算机仿真为人们提供了一种研究电力电子电路的方法,通过仿真可以加深人们对电路与系统工作原理的理解、加速设计周期和节约开发成本。建模和计算机仿真并对比不同参数下的滤波效果和差异,在兼顾滤波环节重量的同时,可以得到合适的滤波效果,为产品设计研发提供参考。本文结合铁科院机辆所研制DC600V客车空调逆变电源,采用SABER软件进行仿真,具体分析了影响逆变器输出电压谐波的诸因素及特点,本文还定量分析了不同载波频率、不同互锁时间以及不同负载工况下线电压谐波含量的变化。最后通过仿真得到客车逆变电源不同的LC滤波参数与逆变器输出电压谐波含量的关系。

    标签: saber 逆变器 lc滤波

    上传时间: 2022-07-06

    上传用户:

  • 《汽车电器与电子控制技术》345页 12.8M 高清书签版

    全书共分17章:第1至7章分别讲述蓄电池、交流发电机与调节器、起动系统、传统点火系统与电子点火系统、照明与信号系统、汽车仪表与报警指示灯系统、汽车辅助电器设备等汽车电器设备内容;第8至16章分别讲述汽油机电子燃油喷射系统与发动机管理系统,柴油机高压共轨喷射系统,电控自动变速器,防抱死制动系统、驱动防滑系统与电子稳定程序控制系统安全气囊系统,汽车巡航控制系统,电子控制悬架,汽车电子系统网络与汽车CAN总线等汽车电子控制系统内容;第17章综合分析汽车电器与电子系统总电路。

    标签: 汽车电器 电子控制技术

    上传时间: 2022-07-12

    上传用户:

  • UDisk-ReadWrite.rar

    性价比超高的U盘读写模块-PB375,兼容CH375读写操作 1. 功能 ● 用于嵌入式系统/单片机读写U 盘、闪盘、闪存盘、USB 移动硬盘、USB 读卡器等。 ● 支持符合USB 相关规范基于Bulk-Only 传输协议的各种U 盘/闪存盘/外置硬盘。 ● 支持文件系统FAT12 和FAT16 及FAT32 ● 文件操作功能:新建、删除、读写数据,打开关闭文件等。 ● SPI接口,支持3.3V电平 ● 兼容CH375模块的操作命令 ● 单芯片解决方案,该模块只需要一个主控芯片外加少量的电容电阻便可,相对于51MCU+SL811/CH375的模块,无论模块尺寸还是成本都有着极大的优势。 ● 模块尺寸:38mm*40mm ● 该模块可根据要求进行定制 基本不需要占用单片机系统的存储空间,最少只需要几个字节的RAM 和几百字节的代码。 2. 价格 相比51MCU+SL811/CH375方案有着极其强的价格优势 3. 参数 兼容CH375模块的读写操作命令,新建、删除、读写数据,打开关闭文件 4. 应用 • 桌上型仪表及便携式仪表 • 电子医疗仪表 (血压计、血糖计、血脂计、心电机等) • 运动器材(跑步机、摇摆机、、等等之器材) • 汽车行车记录器,税控机 • 电子系统参数设定 ( 温度控制、行程控制等等之设备) • CNC 自动化设备 ( 程序存取设定) •数据采集 5. 联系方式 联系人:肖武 电话:13728690655 地址:深圳市南山区高新中四道30号龙泰利大厦304

    标签: UDisk-ReadWrite

    上传时间: 2013-07-07

    上传用户:2467478207

  • 基于FPGA的浮点运算器设计.rar

    随着电子工业应用领域需求的增长,要实现复杂程度较高的数字电子系统,对数据处理能力提出越来越高的要求。定点运算已经很难满足高性能数字系统的需要,而浮点数相对于定点数,具有表述范围宽,有效精度高等优点,在航空航天、遥感、机器人技术以及涉及指数运算和信号处理等领域有着广泛的应用。对浮点运算的要求主要体现在两个方面:一是速度,即如何快速有效的完成浮点运算;二是精度,即浮点运算能够提供多少位的有效数字。 计算机性价比的提高以及可编程逻辑器件的出现,对传统的数字电子系统设计方法进行了变革。FPGA(Field Programmable Gate Array,现场可编程门阵列)让设计师通过设计芯片来实现电子系统的功能,将传统的固件选用及电路板设计工作放在芯片设计中进行。FPGA可以完成极其复杂的时序与组合逻辑电路功能,适用于高速、高密度,如运算器、数字滤波器、二维卷积器等具有复杂算法的逻辑单元和信号处理单元的逻辑设计领域。 鉴于FPGA技术的特点和浮点运算的广泛应用,本文基于FPGA将浮点运算结合实际应用设计一个触摸式浮点计算器,主要目的是通过VHDL语言编程来实现浮点数的加减、乘除和开方等基本运算功能。 (1)给出系统的整体框架设计和各模块的实现,包括芯片的选择、各模块之间的时序以及控制、每个运算模块详细的工作原理和算法设计流程; (2)通过VHDL语言编程来实现浮点数的加减、乘除和开方等基本运算功能; (3)在Xilinx ISE环境下,对系统的主要模块进行开发设计及功能仿真,验证了基于FPGA的浮点运算。

    标签: FPGA 浮点运算器

    上传时间: 2013-04-24

    上传用户:咔乐坞

  • 基于FPGA的软件无线电数字接收机的研究.rar

    在现代电子系统中,数字化已经成为发展的必然趋势,接收机数字化是电子系统数字化中的一项重要内容,对数字化接收机的研究具有重要的意义。随着数字化理论和微电子技术的迅速发展,高速的中频数字化接收机的实现已经成为可能。本文研究了一种基于FPGA的软件无线电数字接收平台的设计,并着重研究了其中数字中频处理单元的设计和实现。FPGA器件具有设计灵活、开发周期短和开发成本低等优点,所以广泛应用于各种通信系统中。相比于传统的DSP串行结构,FPGA能够进行流水线性设计,对数据进行并行处理,所以FPGA在进行数据量大,要求实时处理的系统设计时有很大的优势。 本文首先首先分析了软件无线电当前的发展趋势及技术现状,针对存在的处理速度跟不上的DSP瓶颈问题,提出了中频软件无线电的FPGA实现方案。本文以FPGA实现为重点,在深入分析软件无线电相关理论的基础上,着重研究和完成了中频软件无线电数字接收平台两大模块的FPGA实现:数字下变频相关模块和数字调制解调模块。其中,在深入研究数字下变频实现结构的基础上,首先对数字下变频模块的数控振荡器(NCO)采用了直接频率合成技术(DDS)实现,其频率分辨率高,灵活,易于实现;高效抽取滤波器组由积分梳状滤波器(CIC),半带滤波器(HB),FIR滤波器组成。对积分梳状滤波器(CIC)本文采用了Hogenaur“剪除”理论对内部寄存器的位宽进行改进,极大地节约了资源,提高了运行速率。对FIR滤波器和半带滤波器采用了(DA)分布式算法,它的运行速度只与数据的宽度有关,只有加减法运算和二进制除法,既缩减了系统资源又大大节省了运算时间,实现了高效的实时处理。对数字调制解调模块,重点研究和完成了2ASK和2FSK的调制解调的FPGA实现,模块有很好的通用性,能方便地移植到其它的系统中。在文章的最后还对整个系统进行了Matlab仿真,验证了系统设计思想的正确性。在系统各个关键模块的设计过程中,都是先依据一定的设计指标进行verilog编程,然后再在Quartus软件中编译,时序仿真测试,并与Matlab仿真结果进行对比,验证设计的正确性。

    标签: FPGA 软件无线电 数字接收机

    上传时间: 2013-05-18

    上传用户:450976175

  • 基于FPGA的视频图像分析.rar

    对弓网故障的检测是当今列车检测的一项重要任务。原始故障视频图像具有极大的数据量,使实时存储和传输故障视频图像极其困难。由于视频的数据量相当大,需要采用先进的视频编解码协议进行处理,进而实现检测现场的实时监控。 @@ H.264/AVC(Advanced Video Coding)作为MPEG-4的第10部分,因其具有超高的压缩效率、极好的网络亲和性,而被广泛研究与应用。H.264/AVC采用了先进的算法,主要有整数变换、1/4像素精度插值、多模式帧间预测、抗块效应滤波器和熵编码等。 @@ 本文使用硬件描述语言Verilog,以红色飓风 II开发板作为硬件平台,在开发工具QUARTUSII 6.0和MODELSIM_SE 6.1B环境中完成软核的设计与仿真验证。以Altera公司的CycloneII FPGA(Field Programmable Gate Array)EP2C35F484C8作为核心芯片,实现视频图像采集、存储、显示以及实现H.264/AVC部分算法的基本系统。 @@ FPGA以其设计灵活、高速、具有丰富的布线资源等特性,逐渐成为许多系统设计的首选,尤其是与Verilog和VHDL等语言的结合,大大变革了电子系统的设计方法,加速了系统的设计进程。 @@ 本文首先分析了FPGA的特点、设计流程、verilog语言等,然后对静态图像及视频图像的编解码进行详细的分析,比如H.264/AVC中的变换、量化、熵编码等:并以JM10.2为平台,运用H.264/AVC算法对视频序列进行大量的实验,对不同分辨率、量化步长、视频序列进行编解码以及对结果进行分析。接着以红色飓风II开发板为平台,进行视频图像的采集存储、显示分析,其中详细分析了SAA7113的配置、CCD信号的A/D转换、I2C总线、视频的数字化ITU-R BT.601标准介绍及视频同步信号的获取、基于SDRAM的视频帧存储、VGA显示控制设计;最后运用verilog语言实现H.264/AVC部分算法,并进行功能仿真,得到预计的效果。 @@ 本文实现了整个视频信号的采集存储、显示流程,详细研究了H.264/AVC算法,并运用硬件语言实现了部分算法,对视频编解码芯片的设计具有一定的参考价值。 @@关键词:FPGA;H.264/AVC;视频;verilog;编解码

    标签: FPGA 视频 图像分析

    上传时间: 2013-04-24

    上传用户:啦啦啦啦啦啦啦

  • 基于FPGA的DDS双通道波形发生器.rar

    直接数字频率合成(DDS)是七十年代初提出的一种新的频率合成技术,其数字结构满足了现代电子系统的许多要求,因而得到了迅速的发展。现场可编程门阵列器件(FPGA)的出现,改变了现代电子数字系统的设计方法,提供了一种全新的设计模式。本论文结合这两项技术,并利用单片机控制灵活的特点,开发了一种双通道波形发生器。在实现过程中,选用了Altera公司的EP1C6Q240C8芯片作为产生波形数据的主芯片,充分利用了该芯片的超大集成性和快速性。在控制芯片上选用ATMAL的AT89C51单片机作为控制芯片。本设计中,FPGA芯片的设计和与控制芯片的接口设计是一个难点,本文利用Altera的设计工具Quartus Ⅱ并结合Verilog-HDL语言,采用硬件编程的方法很好地解决了这一问题。 本文首先介绍了波形发生器的研究背景和DDS的理论。然后详尽地叙述了用EP1C6Q240C8完成DDS模块的设计过程,这是设计的基础。接着分析了整个设计中应处理的问题,根据设计原理就功能上进行了划分,将整个仪器功能划分为控制模块、外围硬件、FPGA器件三个部分来实现。然后就这三个部分分别详细地进行了阐述。并且通过系列实验,详细地分析了该波形发生器的功能、性能、实现和实验结果。最后,结合在设计中的一些心得体会,提出了本设计中的一些不足和改进意见。通过实验说明,本设计达到了预定的要求,并证明了采用软硬件结合,利用FPGA实现基于DDS架构的双路波形发生器是可行的。

    标签: FPGA DDS 双通道

    上传时间: 2013-06-09

    上传用户:wxhwjf

  • 基于FPGA的全同步数字频率计的设计.rar

    频率是电子技术领域内的一个基本参数,同时也是一个非常重要的参数。稳定的时钟在高性能电子系统中有着举足轻重的作用,直接决定系统性能的优劣。随着电子技术的发展,测频系统使用时钟的提高,测频技术有了相当大的发展,但不管是何种测频方法,±1个计数误差始终是限制测频精度进一步提高的一个重要因素。 本设计阐述了各种数字测频方法的优缺点。通过分析±1个计数误差的来源得出了一种新的测频方法:检测被测信号,时基信号的相位,当相位同步时开始计数,相位再次同步时停止计数,通过相位同步来消除计数误差,然后再通过运算得到实际频率的大小。根据M/T法的测频原理,已经出现了等精度的测频方法,但是还存在±1的计数误差。因此,本文根据等精度测频原理中闸门时间只与被测信号同步,而不与标准信号同步的缺点,通过分析已有等精度澳孽频方法所存在±1个计数误差的来源,采用了全同步的测频原理在FPGA器件上实现了全同步数字频率计。根据全同步数字频率计的测频原理方框图,采用VHDL语言,成功的编写出了设计程序,并在MAX+PLUS Ⅱ软件环境中,对编写的VHDL程序进行了仿真,得到了很好的效果。最后,又讨论了全同步频率计的硬件设计并给出了电路原理图和PCB图。对构成全同步数字频率计的每一个模块,给出了较详细的设计方法和完整的程序设计以及仿真结果。

    标签: FPGA 数字频率计

    上传时间: 2013-06-05

    上传用户:wys0120

  • 基于FPGA的调制解调器的研究和设计.rar

    当今电子系统的设计是以大规模FPGA为物理载体的系统芯片的设计,基于FPGA的片上系统可称为可编程片上系统(SOPC)。SOPC的设计是以知识产权核(IPCore)为基础,以硬件描述语言为主要设计手段,借助以计算机为平台的EDA工具进行的。 本文在介绍了FPGA与SOPC相关技术的基础上,给出了SOPC技术开发调制解调器的方案。在分析设计软件Matlab/DSP(Digital Signal Processing)。builder以及Quartus Ⅱ开发软件进行SOPC(System On a Programmable Chip)设计流程后,依据调制解调算法提出了一种基于DSP Builder调制解调器的SOPC实现方案,模块化的设计方法大大缩短了调制解调器的开发周期。 在SOPC技术开发调制解调器的过程中,用MATLAB/Simulink的图形方式调用Altera DSP Builder和其他Simulink库中的图形模块(Block)进行系统建模,在Simulink中仿真通过后,利用DSP Builder将Simulink的模型文件(.mdl)转化成通用的硬件描述语言VHDL文件,从而避免了VHDL语言手动编写系统的烦琐过程,将精力集中于算法的优化上。 基于DSP Builder的开发功能,调制解调器电路中的低通滤波器可直接调用FIRIP Core,进一步提高了开发效率。 在进行编译、仿真调试成功后,经过QuartusⅡ将编译生成的编程文件下载到ALTERA公司Cyclone Ⅱ系列的FPGA芯片EP2C5F256C6,完成器件编程,从而给出了一种调制解调器的SOPC系统实现方案。

    标签: FPGA 调制解调器

    上传时间: 2013-06-24

    上传用户:liuchee