基FPGA Cyclone II_EP2C5 EP2C8的频率计
基FPGA Cyclone II_EP2C5 EP2C8的频率计...
基FPGA Cyclone II_EP2C5 EP2C8的频率计...
基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计,并在EDA(电子设计自动化) 工具的帮助下,用大规模可编程逻辑器件(FPGA/ CPLD) 实现数字频率计的设计原理及相关程序...
FPGA设计频率计全套资料,我希望对大家啊好似有用的...
MAXPLUS_环境下的频率计设计及其完善...
项目的研究内容是对硅微谐振式加速度计的数据采集电路开展研究工作。硅微谐振式加速度计敏感结构输出的是两路差分的频率信号,因此硅微谐振式加速度计数据采集电路完成的主要任务是测出两路频率信号的差值。测量要求是:实现10ms内对中心谐振频率为20kHz、标度因数为100Hz/g、量程为±50g、分辨率为1m...