用VHDL硬件描述语言实现的良好运行的三分频电路
标签: VHDL 硬件描述语言 三分频电路 运行
上传时间: 2014-06-29
上传用户:龙飞艇
是用c++实现的几个数字信号处理中的典型算法,像fft,自适应滤波等
标签: 数字信号处理 典型 算法
上传时间: 2014-11-23
上传用户:sqq
一个用vhdl语言(硬件描述语言)编写的fft实现程序。fft用途很广,该程序可以在cpld或fpga等硬件上实现,软件坏境为maxplus10.0及以上或quartus2。
标签: fft vhdl 语言 硬件描述语言
上传时间: 2016-04-15
上传用户:nairui21
用vc++实现的手写数字识别算法,给做图像处理的朋友一个参考。该程序能识别0~9的10个数字。
标签: vc 数字识别 算法
上传时间: 2016-04-16
上传用户:sammi
使用KEIL PROTEUS 等软件,用MAX7221实现动态显示数字
标签: PROTEUS KEIL 7221 MAX
上传时间: 2014-11-07
上传用户:yzhl1988
用VHDL语言实现的高速数据采集中,计算数据采集速度的程序
标签: VHDL 语言 高速数据 采集
上传时间: 2016-04-28
上传用户:李梦晗
是EDA设计的数字钟的VHDL语言程序,可用Max+Plus2进行编译,仿真并下载到芯片中。
标签: VHDL EDA 数字 语言程序
上传时间: 2016-04-30
上传用户:manlian
用veriolg写的数字钟实验,具有定点报时,闰年判断,年月日显示,下载平台为spantan3s400。有详细注解。适合verilog学习
标签: veriolg 数字 实验
上传时间: 2014-01-06
上传用户:hphh
用VC实现PC并行端口数字信息的输入/输出 目前,在实验室和工业应用的各种控制系统中,串口是常用的计算机与外部控制系统之间的数据传输通道。由于串行通信方便易行,所以应用广泛。但是使用串行通信,在实时性、速度、数据量等方面受到限制。而计算机的并行端口传输数据时是一次性传送8个位(一个字节)或更多,由于传输量较大,因此数据的传输速度要比串口快,在许多必须讲究传输速度的控制系统里,用PC并行端口与之连接就是一个很好的解决方案
标签: 并行端口 数字信息 输入 输出
上传时间: 2016-05-06
上传用户:ggwz258
数字钟 实现时、分、秒的显示和定时闹铃、整点报时等功能。
标签: 数字 分 定时
上传时间: 2013-12-23
上传用户:www240697738