本文系统地论述了应用单片机开发步进电动机二维运动控制器的方法。该二维运动控制器的样品已经研制出来,经过实际运行测试,达到了设计要求,既能实现两轴独立运动控制,又能灵活方便地进行联动控制。由于控制软件对步进电动机采用了适当的自动调速方案,使得电机在运动过程中没有失步现象,运行平稳,定位精度高,重复定位性好。 本文所完成的主要工作有:(1)步进电动机驱动电路的研究。(2)系统控制方案设计。(3)硬件系统设计。单片机的选择、串行通信等电路设计。(4)软件系统设计。该控制器重点在于步进电动机的驱动电路硬件与控制软件的设计,以及上下位机串口通信的实现。本设计的控制环节由AT89S52单片机和环形分配器PMM8713构成,单片机采用RS-485标准的串口通信与上位机进行通信,利用PMM8713产生步进电动机运行和正反转的控制信号。驱动环节采用UC3842实现恒流驱动,给出特定的脉冲驱动信号,驱动功率管进行开通和关断,使步进电动机按照规定的轨迹和速度运行。软件部分由上位机软件和下位机软件共同组成。上位机软件用Visual Basic编制,界面友好,下位机软件用单片机汇编语言编制。上位机输入的指令经编译生成相应的目标代码并通过计算机串口发送到下位机中。下位机的功能:一是接收来自上位机的数据和命令;二是根据上位机发送的命令执行相应的动作;三是向上位机发送有关提示信息。 该控制系统在设计方面具有如下特点: 1.采用内部时钟方式产生步进电动机的驱动脉冲,而没有采用高速脉冲发生器等外部方式,用软件来实现,从而降低硬件成本。 2.硬件设计方面,尽可能地选择了标准化、模块化的电路,从而提高了设计的成功率和结构的灵活性。 3.尽可能选用了功能强、集成度高、通用性好、市场货源充足的电路或芯片。 控制器硬件结构简单,成本低廉,控制可靠,功能强大,使用方便,因而具有十分广阔的应用前景。
上传时间: 2013-05-16
上传用户:维子哥哥
统一潮流控制器(UPFC)作为一种典型的FACTS装置,综合了FACTS元件的多种灵活控制手段,能同时或选择地控制线路的基本参数(电压、阻抗、相角),也可交替地控制线路上的有功和无功潮流,还可独立地提供可控的并联无功补偿。因此UPFC被认为是最有创造性,功能最强大的FACTS元件。 首先,本文详细分析了统一潮流控制器的基本结构和工作原理。采用开关函数法建立了电压源型变流器的数学模型,并推导了统一潮流控制器在abc三相坐标系和dq旋转坐标系下的数学模型,该模型考虑到直流环节电容储能的动态变化过程,从而使其更适合于系统的动态特性分析。本文讨论的UPFC控制采用基于两相旋转坐标系下的非线性解耦控制方案,在UPFC的精确模型下具有可快速跟踪给定值的优点,且在dq坐标系下可以实现有功和无功功率的独立控制;在电容电压PI调节中加入电流反馈,使其更接近真实值。 其次,本论文在分析UPFC数学模型的基础上建立了UPFC在MATLAB平台上的仿真模型;然后利用MATLAB建立了三相环形电力系统,将UPFC模型应用到该系统中,着重研究了UPFC对电网电能质量的影响。首先研究了UPFC对故障系统中电网功率的影响以及UPFC对提高故障系统功率稳定性的作用;同时,对UPFC能够抑制无故障系统中系统接入电网时的功率冲击进行了研究。最后,通过仿真波形研究了UPFC对电网故障中电压跌落的补偿作用以及UPFC对正常系统电压的影响,结果发现,UPFC可以保持故障中的系统电压为正弦波。
上传时间: 2013-04-24
上传用户:1406054127
随着现代电力系统向大容量、高电压方向发展,广泛用于大型发电机组测量和保护用的大电流互感器的研制就变得很紧迫。考虑到大电流互感器具有大电流、强电磁干扰和多相运行等特点,在设计大电流互感器时,必须采取有效的屏蔽措施,屏蔽来自邻相的杂散磁通。传统的屏蔽方案是采用金属屏蔽罩,尽管有效,但设备笨重。本文中,作者对有外层屏蔽绕组的大电流互感器进行了各种研究。 大电流互感器采用绕组屏蔽方式后,如何优化设计屏蔽绕组,使屏蔽绕组能够充分有效地屏蔽杂散磁通对环形铁心的影响呢?针对上述的问题,本文作者主要完成如下几个方面的工作: 1、首先对国内外大电流互感器的发展与研究现状进行了叙述,并成功设计了15000/5A大电流互感器。 2、对精典的电磁场理论和场路耦合法的数学理论进行了深入的研究,建立了大电流互感器的三维场路耦合有限元分析的数学模型和仿真模型。应用有限元软件ANSYS建立三维有限元仿真模型和基于场路耦合原理的外部耦合电路。 3、理论分析了杂散磁通对电流互感器铁心的影响;重点分析了绕组屏蔽杂散磁通理论;通过等值电流法,得到无论三相还是多相电流互感器条件下,中间相的电流互感器所受到的杂散磁通是最为严重的,为大电流互感器的有效保护提供了科学依据。 4、为了得到最优化屏蔽绕组,对屏蔽绕组的匝数采用离散化替代连续性,再考虑屏蔽绕组在环形铁心上的位置,共提出了多种优化方案;根据三维场路耦合有限元分析模型,精确计算出屏蔽绕组中的电流、电流分布、环形铁心中的磁感应强度分布和外层绕组的局部最高温升,通过比较多种计算结果,得到大电流互感器屏蔽绕组的最优化方案。 5、最后建立了大电流互感器的等效磁势法和降流回路法两种试验方案模型,通过比较试验方案仿真计算结果和出厂试验结果,证明了仿真计算结果是正确的,可靠的。 通过对屏蔽绕组进行优化设计后,有效地削弱了杂散磁通,使得大电流互感器轻型化、小型化,节约了大量的铜材料,使得其运输更加方便。
上传时间: 2013-04-24
上传用户:yolo_cc
FPGA器件在通信、消费类电子等领域应用越来越广泛,随着FPGA规模的增大、功能的加强对时钟的要求也越来越高。在FPGA中嵌入时钟发生器对解决该问题是一个不错的选择。本论文首先,描述并分析了电荷泵锁相环时钟发生器的体系结构、组成单元及各单元的非理想特性;然后讨论并分析了电荷泵锁相环的小信号特性和瞬态特性;并给出了电荷泵锁相环器件参数的计算表达式。其次,研究了环形振荡器和锁相环的相位噪声特性。由于噪声性能是时钟发生器设计中的关键指标,本工作对此进行了较为详细的分析。相位噪声和抖动是衡量时钟信号的两个主要指标。文中从理论上推导了一阶锁相环的噪声特性,并建立了由噪声分析抖动和由抖动分析噪声的解析表达式关系,并讨论了环路低噪声设计的基本原则。在前面讨论和分析的基础上,利用Hynix0.35umCMOS工艺设计了200MHz电荷泵锁相环时钟发生器,并进行了仿真。设计中环形振荡器的延迟单元采用replica偏置结构,把延迟单元输出摆幅限定在确定范围,尾电流源采用cascode结构,增强电路对电源和衬底噪声的抑制作用。通过增加限流管,改善电荷泵中的开关的非理想特性。
上传时间: 2013-04-24
上传用户:变形金刚
光纤陀螺仪是激光陀螺的一种,它采用的是Sagnac干涉原理,以激光作为光源,用光纤构成环形光路并检测出由正反时针沿光纤传输的两束光,随光纤环转动而产生的两路激光束之间的相位差,由此计算出旋转的角速度。本论文所讨论的干涉型闭环光纤陀螺的实现是基于DSP和PGGA两个数字器件所搭建起来的,本章围绕着这两个器件来说明整个闭环光纤陀螺的构成和工作原理。在整个系统中,DSP和PGGA分别担任同的角色,分别完成不同的功能。总的说来,PGGA主要实现整个系统的时序控制和闭环回路,以及为DSP提供原始滤波数据;而DSP主要的工作是从PGGA那里取来第一个加法器输出的数据作为原始数据,再对数据进行滤波处理,最后的处理结果作为转速的信息送给捷联惯导系统。文章主要围绕着如何提高陀螺的灵敏性能和稳定性来展开。分别从软件和硬件两个方面来讨论如何提高陀螺的性能。软件方面主要讨论了前端采样信号处理;陀螺转速信息的滤波输出以及闭环的调节。硬件方面主要讨论了如何提高系统的稳定性、减小干涉信号的噪声以及如何处理好DSP和PGGA之间的通信问题。 实践表明,运用文中所讨论的方法,陀螺的灵敏度和稳定性都有一定的提高,理论和方法切实有效。
上传时间: 2013-04-24
上传用户:中国空军
基于探索仿真三态门总线传输电路的目的,采用Multisim10仿真软件对总线连接的三态门分时轮流工作时的波形进行了仿真实验测试,给出了仿真实验方案,即用Multisim仿真软件构成环形计数器产生各个三态门的控制信号、用脉冲信号源产生各个三态门不同输入数据信号,用Multisim仿真软件中的逻辑分析仪多踪同步显示各个三态门的控制信号、数据输入信号及总线输出信号波形,结论是仿真实验可直观形象地描述三态门总线传输电路的工作特性,所述方法的创新点是解决了三态门的工作波形无法用电子实验仪器进行分析验证的问题。
上传时间: 2013-12-14
上传用户:jackandlee
PCB 布线原则连线精简原则连线要精简,尽可能短,尽量少拐弯,力求线条简单明了,特别是在高频回路中,当然为了达到阻抗匹配而需要进行特殊延长的线就例外了,例如蛇行走线等。安全载流原则铜线的宽度应以自己所能承载的电流为基础进行设计,铜线的载流能力取决于以下因素:线宽、线厚(铜铂厚度)、允许温升等,下表给出了铜导线的宽度和导线面积以及导电电流的关系(军品标准),可以根据这个基本的关系对导线宽度进行适当的考虑。印制导线最大允许工作电流(导线厚50um,允许温升10℃)导线宽度(Mil) 导线电流(A) 其中:K 为修正系数,一般覆铜线在内层时取0.024,在外层时取0.048;T 为最大温升,单位为℃;A 为覆铜线的截面积,单位为mil(不是mm,注意);I 为允许的最大电流,单位是A。电磁抗干扰原则电磁抗干扰原则涉及的知识点比较多,例如铜膜线的拐弯处应为圆角或斜角(因为高频时直角或者尖角的拐弯会影响电气性能)双面板两面的导线应互相垂直、斜交或者弯曲走线,尽量避免平行走线,减小寄生耦合等。一、 通常一个电子系统中有各种不同的地线,如数字地、逻辑地、系统地、机壳地等,地线的设计原则如下:1、 正确的单点和多点接地在低频电路中,信号的工作频率小于1MHZ,它的布线和器件间的电感影响较小,而接地电路形成的环流对干扰影响较大,因而应采用一点接地。当信号工作频率大于10MHZ 时,如果采用一点接地,其地线的长度不应超过波长的1/20,否则应采用多点接地法。2、 数字地与模拟地分开若线路板上既有逻辑电路又有线性电路,应尽量使它们分开。一般数字电路的抗干扰能力比较强,例如TTL 电路的噪声容限为0.4~0.6V,CMOS 电路的噪声容限为电源电压的0.3~0.45 倍,而模拟电路只要有很小的噪声就足以使其工作不正常,所以这两类电路应该分开布局布线。3、 接地线应尽量加粗若接地线用很细的线条,则接地电位会随电流的变化而变化,使抗噪性能降低。因此应将地线加粗,使它能通过三倍于印制板上的允许电流。如有可能,接地线应在2~3mm 以上。4、 接地线构成闭环路只由数字电路组成的印制板,其接地电路布成环路大多能提高抗噪声能力。因为环形地线可以减小接地电阻,从而减小接地电位差。二、 配置退藕电容PCB 设计的常规做法之一是在印刷板的各个关键部位配置适当的退藕电容,退藕电容的一般配置原则是:?电电源的输入端跨½10~100uf的的电解电容器,如果印制电路板的位置允许,采Ó100uf以以上的电解电容器抗干扰效果会更好¡���?原原则上每个集成电路芯片都应布置一¸0.01uf~`0.1uf的的瓷片电容,如遇印制板空隙不够,可Ã4~8个个芯片布置一¸1~10uf的的钽电容(最好不用电解电容,电解电容是两层薄膜卷起来的,这种卷起来的结构在高频时表现为电感,最好使用钽电容或聚碳酸酝电容)。���?对对于抗噪能力弱、关断时电源变化大的器件,ÈRA、¡ROM存存储器件,应在芯片的电源线和地线之间直接接入退藕电容¡���?电电容引线不能太长,尤其是高频旁路电容不能有引线¡三¡过过孔设¼在高ËPCB设设计中,看似简单的过孔也往往会给电路的设计带来很大的负面效应,为了减小过孔的寄生效应带来的不利影响,在设计中可以尽量做到£���?从从成本和信号质量两方面来考虑,选择合理尺寸的过孔大小。例如¶6- 10层层的内存模¿PCB设设计来说,选Ó10/20mi((钻¿焊焊盘)的过孔较好,对于一些高密度的小尺寸的板子,也可以尝试使Ó8/18Mil的的过孔。在目前技术条件下,很难使用更小尺寸的过孔了(当孔的深度超过钻孔直径µ6倍倍时,就无法保证孔壁能均匀镀铜);对于电源或地线的过孔则可以考虑使用较大尺寸,以减小阻抗¡���?使使用较薄µPCB板板有利于减小过孔的两种寄生参数¡���? PCB板板上的信号走线尽量不换层,即尽量不要使用不必要的过孔¡���?电电源和地的管脚要就近打过孔,过孔和管脚之间的引线越短越好¡���?在在信号换层的过孔附近放置一些接地的过孔,以便为信号提供最近的回路。甚至可以ÔPCB板板上大量放置一些多余的接地过孔¡四¡降降低噪声与电磁干扰的一些经Ñ?能能用低速芯片就不用高速的,高速芯片用在关键地方¡?可可用串一个电阻的方法,降低控制电路上下沿跳变速率¡?尽尽量为继电器等提供某种形式的阻尼,ÈRC设设置电流阻尼¡?使使用满足系统要求的最低频率时钟¡?时时钟应尽量靠近到用该时钟的器件,石英晶体振荡器的外壳要接地¡?用用地线将时钟区圈起来,时钟线尽量短¡?石石英晶体下面以及对噪声敏感的器件下面不要走线¡?时时钟、总线、片选信号要远ÀI/O线线和接插件¡?时时钟线垂直ÓI/O线线比平行ÓI/O线线干扰小¡? I/O驱驱动电路尽量靠½PCB板板边,让其尽快离¿PC。。对进ÈPCB的的信号要加滤波,从高噪声区来的信号也要加滤波,同时用串终端电阻的办法,减小信号反射¡? MCU无无用端要接高,或接地,或定义成输出端,集成电路上该接电源、地的端都要接,不要悬空¡?闲闲置不用的门电路输入端不要悬空,闲置不用的运放正输入端接地,负输入端接输出端¡?印印制板尽量使Ó45折折线而不Ó90折折线布线,以减小高频信号对外的发射与耦合¡?印印制板按频率和电流开关特性分区,噪声元件与非噪声元件呀距离再远一些¡?单单面板和双面板用单点接电源和单点接地、电源线、地线尽量粗¡?模模拟电压输入线、参考电压端要尽量远离数字电路信号线,特别是时钟¡?对¶A/D类类器件,数字部分与模拟部分不要交叉¡?元元件引脚尽量短,去藕电容引脚尽量短¡?关关键的线要尽量粗,并在两边加上保护地,高速线要短要直¡?对对噪声敏感的线不要与大电流,高速开关线并行¡?弱弱信号电路,低频电路周围不要形成电流环路¡?任任何信号都不要形成环路,如不可避免,让环路区尽量小¡?每每个集成电路有一个去藕电容。每个电解电容边上都要加一个小的高频旁路电容¡?用用大容量的钽电容或聚酷电容而不用电解电容做电路充放电储能电容,使用管状电容时,外壳要接地¡?对对干扰十分敏感的信号线要设置包地,可以有效地抑制串扰¡?信信号在印刷板上传输,其延迟时间不应大于所有器件的标称延迟时间¡环境效应原Ô要注意所应用的环境,例如在一个振动或者其他容易使板子变形的环境中采用过细的铜膜导线很容易起皮拉断等¡安全工作原Ô要保证安全工作,例如要保证两线最小间距要承受所加电压峰值,高压线应圆滑,不得有尖锐的倒角,否则容易造成板路击穿等。组装方便、规范原则走线设计要考虑组装是否方便,例如印制板上有大面积地线和电源线区时(面积超¹500平平方毫米),应局部开窗口以方便腐蚀等。此外还要考虑组装规范设计,例如元件的焊接点用焊盘来表示,这些焊盘(包括过孔)均会自动不上阻焊油,但是如用填充块当表贴焊盘或用线段当金手指插头,而又不做特别处理,(在阻焊层画出无阻焊油的区域),阻焊油将掩盖这些焊盘和金手指,容易造成误解性错误£SMD器器件的引脚与大面积覆铜连接时,要进行热隔离处理,一般是做一¸Track到到铜箔,以防止受热不均造成的应力集Ö而导致虚焊£PCB上上如果有¦12或或方Ð12mm以以上的过孔时,必须做一个孔盖,以防止焊锡流出等。经济原则遵循该原则要求设计者要对加工,组装的工艺有足够的认识和了解,例È5mil的的线做腐蚀要±8mil难难,所以价格要高,过孔越小越贵等热效应原则在印制板设计时可考虑用以下几种方法:均匀分布热负载、给零件装散热器,局部或全局强迫风冷。从有利于散热的角度出发,印制板最好是直立安装,板与板的距离一般不应小Ó2c,,而且器件在印制板上的排列方式应遵循一定的规则£同一印制板上的器件应尽可能按其发热量大小及散热程度分区排列,发热量小或耐热性差的器件(如小信号晶体管、小规模集³电路、电解电容等)放在冷却气流的最上(入口处),发热量大或耐热性好的器件(如功率晶体管、大规模集成电路等)放在冷却Æ流最下。在水平方向上,大功率器件尽量靠近印刷板的边沿布置,以便缩短传热路径;在垂直方向上,大功率器件尽量靠近印刷板上方布置£以便减少这些器件在工作时对其他器件温度的影响。对温度比较敏感的器件最好安置在温度最低的区域(如设备的µ部),千万不要将它放在发热器件的正上方,多个器件最好是在水平面上交错布局¡设备内印制板的散热主要依靠空气流动,所以在设计时要研究空气流动的路径,合理配置器件或印制电路板。采用合理的器件排列方式,可以有效地降低印制电路的温升。此外通过降额使用,做等温处理等方法也是热设计中经常使用的手段¡
上传时间: 2013-11-24
上传用户:气温达上千万的
环形供电网络在舰船上被广泛应用,为了准确计算环形网络的短路电流,本文采用发电机的等效处理来计算环形网络的短路电流,通过发电机与阻抗串联和与其他发电机进行并联从而将网络简化,并使用MATLAB中的Simpowersystems工具箱对实例进行仿真验证,结果表明该方法有较高的准确性和精度,为复杂结构的电力系统的短路电流计算奠定了基础。
上传时间: 2013-11-22
上传用户:hewenzhi
大家知道,气体放电灯(日光灯﹑高压钠灯﹑高压汞灯,金属卤化物灯等)传统上采用电感式镇流器(Ballast)和灯管串接起来,接入电网电压,另外单独采用启辉器或触发器,以产生必要的高压(超前顶峰式镇流器无需触发器)使灯点亮。当灯点亮后,利用电感镇流器自身的阻抗来控制或限制灯管电流,使灯管稳定工作。这种电感镇流器,一般是采用硅钢片堆栈起来作铁心,缠绕漆包线制作成。工作频率一般是50 Hz/60Hz。这种镇流器相对体积大﹑笨重,且功耗大、效率低。 为了克服电感镇流器的缺点,人们设法提高灯的工作频率。这是因为,工作频率提高一倍,镇流器的体积就缩小到原来的0.707。现在流行起来的电子节能灯,其电子镇流器都是通过AC/DC/AC变换,把市电50 Hz/60 Hz 交流电压,先变成直流电压,再通过逆变器变成几十kHz 的交流电压,从而用铁氧体磁芯取代了硅钢片,实现了电子镇流器的轻量化,产生了一体化电子节能灯,并使其功耗降低,光效提高。 但是,对于高强度气体放电(High Intensity Discharge缩写HID)灯(高压钠灯,高压汞灯,金属卤化物灯等),特别是金属卤化物灯(金卤灯)其工作频率升高(一般升高到800 Hz 以上),灯电弧容易产生声共振现象。其表现为灯电弧发生扭曲,有时呈月芽形,有时摆动不稳定,使灯光闪烁,严重时会引起电弧管损坏发生爆裂。 于是,人们想出了许多办法,也产生了许多专利技术。这些办法或者用来防止声共振的发生,或者用来减弱、抑制声共振的发生。这些办法一般都采用了最新的电子技术、集成电路和控制技术,技术难度大,造价高。
上传时间: 2014-03-24
上传用户:jelenecheung
本文设计了冶金轧钢退火炉、环形炉、罩式炉安全快速智能点火控制装置。智能点火控制装置由单片机控制硬件控制逻辑,再由硬件控制逻辑控制打火、开关阀等动作,当出现报警而单片机未能给出报警信号给硬件控制逻辑时,硬件控制逻辑会在一定时间后自行报警。本装置在工作时,UV探测器对火焰实时检测,一旦无火焰信号会及时传输给单片机和硬件控制逻辑。正是由于实时检测和双重保护使得整个点火控制装备在使用的时候更可靠更安全。另外本装置还可以通过修改软件运用在不同的生产工艺上,具有很强的可移植性。
上传时间: 2013-11-15
上传用户:stella2015