采用MATLAB仿真二阶锁相环PLL,仿真环境MATLAB R2016a,包括源码等
标签: 二阶 锁相环
上传时间: 2018-03-28
上传用户:auheish
百度手环的设计资料,设计知道文件。硬件部分
标签: 百度手环
上传时间: 2018-08-29
上传用户:buddha333
无刷直流电机双闭环控制,采用转速与电流双闭环PID控制,波形完美
标签: 无刷直流电机 双闭环控制
上传时间: 2019-04-09
上传用户:超级学霸行
标签: 无刷直流电机 双闭环
针对永磁同步电机多个参数同时辨识时会出现欠秩的情况, 介绍了在 dq 坐标系下采用最小二乘法将多个参数分开辨识的方法。在硬件在环平台上采用该方法对电阻、电感和磁链进行了辨识。最后进一步考虑到电阻和磁链受温度的影响大, 进行了考虑温升的电阻和磁链的辨识。经验证, 该方法可以比较准确地辨识出电机参数。
标签: 最小二乘法 参数辨识 硬件 永磁同步电机
上传时间: 2019-12-05
上传用户:ni952777
2019张宇概率论强化讲义,PDF版本。
标签: 2019 概率论 讲义
上传时间: 2020-11-12
上传用户:
夏宇闻-Verilog经典教程夏宇闻-Verilog经典教程夏宇闻-Verilog经典教程
标签: Verilog 教程
上传时间: 2021-01-01
数字锁相环的verilog代码,在quartus上运行
标签: verilog 锁相环
上传时间: 2021-01-11
PLL(Phase Locked Loop): 为锁相回路或锁相环,用来统一整合时钟信号,使高频器件正常工作,如内存的存取资料等。PLL用于振荡器中的反馈技术。 许多电子设备要正常工作,通常需要外部的输入信号与内部的振荡信号同步。一般的晶振由于工艺与成本原因,做不到很高的频率,而在需要高频应用时,由相应的器件VCO,实现转成高频,但并不稳定,故利用锁相环路就可以实现稳定且高频的时钟信号。
标签: PLL 锁相环
上传时间: 2021-07-23
上传用户:紫阳帝尊
该文档为基于FPGA的三相锁相环的实现概述资料,讲解的还不错,感兴趣的可以下载看看…………………………
标签: fpga 锁相环
上传时间: 2021-10-16
上传用户:bluedrops