虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

独立源

  • c8051f040/c8051f041/c8051f042/

    C8051F040/1/2/3/4/5/6/7混合信号ISP FLASH 微控制器数 据 手 册 C8051F04x 系列器件是完全集成的混合信号片上系统型MCU,具有64 个数字I/O 引脚(C8051F040/2/4/6)或32 个数字I/O 引脚(C8051F041/3/5/7),片内集成了一个CAN2.0B 控制器。下面列出了一些主要特性;有关某一产品的具体特性参见表1.1。􀁹 高速、流水线结构的8051 兼容的CIP-51 内核(可达25MIPS)􀁹 控制器局域网(CAN2.0B)控制器,具有32 个消息对象,每个消息对象有其自己的标识􀁹 全速、非侵入式的在系统调试接口(片内)􀁹 真正12 位(C8051F040/1)或10 位(C8051F042/3/4/5/6/7)、100 ksps 的ADC,带PGA 和8 通道模拟多路开关􀁹 允许高电压差分放大器输入到12/10 位ADC(60V 峰-峰值),增益可编程􀁹 真正8 位500 ksps 的ADC,带PGA 和8 通道模拟多路开关(C8051F040/1/2/3)􀁹 两个12 位DAC,具有可编程数据更新方式(C8051F040/1/2/3)􀁹 64KB(C8051F040/1/2/3/4/5)或32KB(C8051F046/7)可在系统编程的FLASH 存储器􀁹 4352(4K+256)字节的片内RAM􀁹 可寻址64KB 地址空间的外部数据存储器接口􀁹 硬件实现的SPI、SMBus/ I2C 和两个UART 串行接口􀁹 5 个通用的16 位定时器􀁹 具有6 个捕捉/比较模块的可编程计数器/定时器阵列􀁹 片内看门狗定时器、VDD 监视器和温度传感器具有片内VDD 监视器、看门狗定时器和时钟振荡器的C8051F04x 系列器件是真正能独立工作的片上系统。所有模拟和数字外设均可由用户固件使能/禁止和配置。FLASH 存储器还具有在系统重新编程能力,可用于非易失性数据存储,并允许现场更新8051 固件。片内JTAG 调试电路允许使用安装在最终应用系统上的产品MCU 进行非侵入式(不占用片内资源)、全速、在系统调试。该调试系统支持观察和修改存储器和寄存器,支持断点、观察点、单步及运行和停机命令。在使用JTAG 调试时,所有的模拟和数字外设都可全功能运行。每个MCU 都可在工业温度范围(-45℃到+85℃)工作,工作电压为2.7 ~ 3.6V。端口I/O、/RST和JTAG 引脚都容许5V 的输入信号电压。C8051F040/2/4/6 为100 脚TQFP 封装(见图1.1 和图1.3的框图)。C8051F041/3/5/7 为64 脚TQFP 封装(见图1.2 和图1.4 的框图)。

    标签: 8051 040 041 042

    上传时间: 2013-10-24

    上传用户:hwl453472107

  • 基于DM642的声源定位系统的设计

    本论文以MS320DM642数字信号处理器为核心,搭建了声源定位及摄像头自动控制的平台。论文中论述了:McASP的原理和应用方法;声波的A/D变换及采样模块设计以及该模块与DSP的接口设计;通过扩展存储器接口EMIF对DSP进行外部存储器扩展的设计以及地址空间配置;利用CPLD作为地址、数据总线管理模块的设计;UART串行传输模块设计;对FLASH的分页控制和程序代码烧写;以及通过RS485串行传输协议对摄像头进行控制的原理和程序设计。

    标签: 642 DM 声源定位

    上传时间: 2013-11-22

    上传用户:rtsm07

  • 使用Timequest约束和分析源同步电路

    04_使用Timequest约束和分析源同步电路

    标签: Timequest 同步电路

    上传时间: 2013-10-30

    上传用户:ZJX5201314

  • 对Altera 28nm FPGA浮点DSP设计流程和性能的独立分析

      电子发烧友网核心提示:Altera公司昨日宣布,在业界率先在28 nm FPGA器件上成功测试了复数高性能浮点数字信号处理(DSP)设计。独立技术分析公司Berkeley设计技术有限公司(BDTI)验证了能够在 Altera Stratix V和Arria V 28 nm FPGA开发套件上简单方便的高效实现Altera浮点DSP设计流程,同时验证了要求较高的浮点DSP应用的性能。本文是BDTI完整的FPGA浮点DSP分析报告。    Altera的浮点DSP设计流程经过规划,能够快速适应可参数赋值接口的设计更改,其工作环境包括来自MathWorks的MATLAB和 Simulink,以及Altera的DSP Builder高级模块库,支持FPGA设计人员比传统HDL设计更迅速的实现并验证复数浮点算法。这一设计流程非常适合设计人员在应用中采用高性能 DSP,这些应用包括,雷达、无线基站、工业自动化、仪表和医疗图像等。

    标签: Altera FPGA DSP 28

    上传时间: 2014-12-28

    上传用户:18888888888

  • FPGA DIY拨码开关实验源码下载

    FPGA_DIY拨码开关实验源码

    标签: FPGA DIY 拨码开关 实验

    上传时间: 2013-10-09

    上传用户:liu123

  • FPGA+DDS实现数控信号源的设计

    该信号源可输出正弦波、方波和三角波,输出信号的频率以数控方式调节,幅度连续可调。与传统信号源相比,该信号源具有波形质量好、精度高、设计方案简洁、易于实现、便于扩展与维护的特点。

    标签: FPGA DDS 数控 信号源

    上传时间: 2013-10-11

    上传用户:ippler8

  • 毫米波低相噪捷变频高分辨率雷达频率源设计

    设计了一种由直接数字频率合成(DDS)、倍频链构成的三次变频直接频率合成方案,实现了低相噪捷变频高分辨率毫米波雷达频率合成器设计。利用直接频率合成器的倍频输出取代传统三次变频毫米波频率源的锁相环(PLL),同时提供线性调频(LFM)信号,优化DDS和变频方案的频率配置关系。利用FPGA电路进行高速控制,较好地解决了毫米波频率合成器各技术指标之间的矛盾。实测结果表明,采用该方案的毫米波频率合成器在本振跳频带宽为160 MHz时,线性调频频率分辨率可达0.931 Hz,最大频率转换时间小于2 ?滋s,最大杂散低于-60 dBc,相位噪声优于-90 dBc/Hz。

    标签: 毫米波 捷变 高分辨率 雷达

    上传时间: 2014-01-06

    上传用户:brain kung

  • MIMO中继系统中预编码的级联算法

    在两跳MIMO中继通信系统的预编码相关研究中,提出了一种级联预编码算法,该算法把两跳系统的预编码分解成两个独立的部分,从而把预编码问题转化成为求源节点到中继节点的预编码过程以及中继节点到目的节点的过程。本文使用MMSE准则,在简化迭代算法复杂度的同时,与一种只在中继节点进行联合优化的算法进行比较,由仿真可以看出,本文算法有一定的性能提升。

    标签: MIMO 中继系统 预编码 级联

    上传时间: 2013-11-12

    上传用户:xiaoyuer

  • 通信辐射源抗ARM的有源诱偏研究

    反辐射导弹是现代战争条件下通信设备等电磁辐射源所面对的最具威胁性的武器之一,而有源诱偏是对抗反辐射导弹攻击的一种相对简单而有效的方法。基于有源相参和有源非相参条件下的几种模型,从反辐射导弹的攻击过程入手,得到Matlab仿真结果。最后根据仿真弹着点位置分布和位置分布的概率统计曲线,为通信辐射源的布设提供理论依据。

    标签: ARM 通信辐射源 有源

    上传时间: 2013-11-16

    上传用户:solmonfu

  • 基于UDP协议的网络文件传输源码

    VC 基于UDP协议的网络文件传输源码

    标签: UDP 协议 传输 网络文件

    上传时间: 2013-10-19

    上传用户:gtzj