虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

滑模预测离散变结构控制

  • 北斗导航空间信号接口控制文件

    北斗卫星导航系统空间信号接口控制文件 1 文件范畴 2 系统概述 2.1 空间星座 2.2 坐标系统 2.3 时间系统 3 B1 信号规范 3.1 信号结构和基本特性参数 3.1.1信号结构 3.1.2信号基本特性 3.2 射频信号特性 3.2.1载波频率 3.2.2卫星信号工作带宽及带外抑制 3.2.3杂散 3.2.4载波相位噪声 3.2.5用户接收信号电平 3.2.6信号相关性 3.3 B1 频点测距码

    标签: 北斗导航 空间信号 接口控制

    上传时间: 2013-04-24

    上传用户:Alick

  • 一种基于FPGA实现的FFT结构

    一种基于FPGA实现的FFT结构\\r\\n调从基本元器件开始的计算机硬件系统的设计与实现,大多设置在自动控制系,形成了与应用系统结合的计算机教育。 1966年多处理器平台FPGA 学习目标 (1) 理解为什么嵌入式系统使用多处理器 (2) 指出处理器中CPU和硬件逻辑的折衷

    标签: FPGA FFT

    上传时间: 2013-08-20

    上传用户:linlin

  • COOLMOS_原理结构

    看到不少网友对COOLMOS感兴趣,把自己收集整理的资料、个人理解发出来,与大家共享。个人理解不一定完全正确,仅供参考。COOLMOS(super junction)原理,与普通VDMOS的差异如下: 对于常规VDMOS器件结构,大家都知道Rdson与BV这一对矛盾关系,要想提高BV,都是从减小EPI参杂浓度着手,但是外延层又是正向电流流通的通道,EPI参杂浓度减小了,电阻必然变大,Rdson就大了。所以对于普通VDMOS,两者矛盾不可调和。8 X( ?1 B4 i* q: i但是对于COOLMOS,这个矛盾就不那么明显了。通过设置一个深入EPI的的P区,大大提高了BV,同时对Rdson上不产生影响。为什么有了这个深入衬底的P区,就能大大提高耐压呢?

    标签: COOLMOS

    上传时间: 2014-12-23

    上传用户:标点符号

  • CoolMos的原理、结构及制造

    对于常规VDMOS器件结构, Rdson与BV存在矛盾关系,要想提高BV,都是从减小EPI参杂浓度着手,但是外延层又是正向电流流通的通道,EPI参杂浓度减小了,电阻必然变大,Rdson增大。所以对于普通VDMOS,两者矛盾不可调和。 但是对于COOLMOS,这个矛盾就不那么明显了。通过设置一个深入EPI的的P区,大大提高了BV,同时对Rdson上不产生影响。为什么有了这个深入衬底的P区,就能大大提高耐压呢? 对于常规VDMOS,反向耐压,主要靠的是N型EPI与body区界面的PN结,对于一个PN结,耐压时主要靠的是耗尽区承受,耗尽区内的电场大小、耗尽区扩展的宽度的面积,也就是下图中的浅绿色部分,就是承受电压的大小。常规VDMOS,P body浓度要大于N EPI, PN结耗尽区主要向低参杂一侧扩散,所以此结构下,P body区域一侧,耗尽区扩展很小,基本对承压没有多大贡献,承压主要是P body--N EPI在N型的一侧区域,这个区域的电场强度是逐渐变化的,越是靠近PN结面(a图的A结),电场强度E越大。所以形成的浅绿色面积有呈现梯形。

    标签: CoolMos 制造

    上传时间: 2013-11-11

    上传用户:小眼睛LSL

  • 高等模拟集成电路

    近年来,随着集成电路工艺技术的进步,电子系统的构成发生了两个重要的变化: 一个是数字信号处理和数字电路成为系统的核心,一个是整个电子系统可以集成在一个芯片上(称为片上系统)。这些变化改变了模拟电路在电子系统中的作用,并且影响着模拟集成电路的发展。 数字电路不仅具有远远超过模拟电路的集成规模,而且具有可编程、灵活、易于附加功能、设计周期短、对噪声和制造工艺误差的抗扰性强等优点,因而大多数复杂系统以数字信号处理和数字电路为核心已成为必然的趋势。虽然如此,模拟电路仍然是电子系统中非常重要的组成部分。这是因为我们接触到的外部世界的物理量主要都是模拟量,比如图像、声音、压力、温度、湿度、重量等,要将它们变换为数字信号,需要模拟信号处理和数据转换电路,如果这些电路性能不够高,将会影响整个系统的性能。其次,系统中的许多功能不可能或很难用数字电路完成,如微弱信号放大,很高频率和宽频带信号的实时处理等。因此,虽然模拟电路在系统中不再是核心,但作为固有的模拟世界与数字系统的接口,其地位和作用仍然十分重要。 片上系统要求将数字电路和模拟电路集成在一个芯片上,这希望模拟电路使用与数字电路相同的制造工艺。随着MOS器件的线宽不断减小,使MOS器件的性能不断提高,MOS数字电路成为数字集成电路的主流,并因此促进了MOS模拟集成电路的迅速发展。为了适应电子系统功能的不断扩展和性能的不断提高,对模拟电路在降低电源电压、提高工作频率、扩大线性工作范围和提高性能指标的精度和稳定度等方面提出更高要求,促进了新电路技术的发展。 作为研究生课程的教材,本书内容是在本科相关课程基础上的深化和扩展,同时涉及实际设计中需要考虑的一些问题,重点介绍具有高工作频率、低电源电压和高工作稳定性的新电路技术和在电子系统中占有重要地位的功能电路及其中的新技术。全书共7章,大致可分为三个部分。第一部分包括第1章和第7章。第1章为MOS模拟集成电路基础,比较全面地介绍MOS器件的工作原理和特性以及由MOS器件构成的基本单元电路,为学习本教材其他内容提供必要的知识。由于版图设计与工艺参数对模拟集成电路性能的影响很大,因此第7章简单介绍制造MOS模拟集成电路的CMOS工艺过程和版图设计技术,读者可以通过对该章所介绍的相关背景知识的了解,更深入地理解MOS器件和电路的特性,有助于更好地完成模拟集成电路的可实现性设计。第二部分为新电路技术,由第2章、第3章和第5章的部分组成,包括近年来逐步获得广泛应用的电流模电路、抽样数据电路和对数域电路,它们在提高工作频率、降低电源电压、扩大线性工作范围和提高性能指标的精度和稳定度方面具有明显的潜力,同时它们也引入了一些模拟电路的新概念。这些内容有助于读者开拓提高电路性能方面的思路。第2章介绍电流模电路的工作原理、特点和典型电路。与传统的以电压作为信号载体的电路不同,这是一种以电流作为信号载体的电路,虽然在电路中电压和电流总是共同存在并相互作用的,但由于信号载体不同,不仅电路性能不同而且电路结构也不同。第3章介绍抽样数据电路的特点和开关电容与开关电流电路的工作原理、分析方法与典型电路。抽样数据电路类似于数字电路,处理的是时间离散信号,又类似于模拟电路,处理的是幅度连续信号,它比模拟电路具有稳定准确的时间常数,解决了模拟电路实际应用中的一大障碍。对数域电路在第5章中结合其在滤波器中的应用介绍,这类电路除具有良好的电性能外,还提出了一种利用器件的非线性特性实现线性电路的新思路。第三部分介绍几个模拟电路的功能模块,它们是电子系统中的关键组成部分,并且与信号和信号处理联系密切,有助于在信号和电路间形成整体观念。这部分包括第4章至第6章。第4章介绍数据转换电路的技术指标和高精度与高速度转换电路的构成、工作原理、特点和典型电路。第5章介绍模拟集成滤波器的设计方法和主要类型,包括连续时间滤波器、对数域滤波器和抽样数据滤波器。第6章介绍通信系统中的收发器与射频前端电路,包括收信器、发信器的技术指标、结构和典型电路。因为载波通信系统传输的是模拟信号,射频前端电路的性能对整个通信系统有直接的影响,所以射频集成电路已成为重要的研究课题。 〖〗高等模拟集成电路〖〗〖〗前言〖〗〖〗本书是在为研究生开设的“高等模拟集成电路”课程讲义的基础上整理而成,由董在望主编,第1、4、7章由李冬梅编写,第6章由王志华编写,第5章由李永明和董在望编写,第2、3章由董在望编写,李国林参加了部分章节的校核工作。 本书可作为信息与通信工程和电子科学与技术学科相关课程的研究生教材或教学参考书,也可作为本科教学参考书或选修课教材和供相关专业的工程技术人员参考。 清华大学出版社多位编辑为本书的出版做了卓有成效的工作,深致谢意。 限于编者水平,难免有错误和疏漏之处,欢迎批评指正。 目录 1.1MOS器件基础及器件模型 1.1.1结构及工作原理 1.1.2衬底调制效应 1.1.3小信号模型 1.1.4亚阈区效应 1.1.5短沟效应 1.1.6SPICE模型 1.2基本放大电路 1.2.1共源(CS)放大电路 1.2.2共漏(CD)放大电路 1.2.3共栅(CG)放大电路 1.2.4共源共栅(CSCG)放大电路 1.2.5差分放大电路 1.3电流源电路 1.3.1二极管连接的MOS器件 1.3.2基本镜像电流源 1.3.3威尔逊电流源 1.3.4共源共栅电流源 1.3.5有源负载放大电路 1.4运算放大器 1.4.1运算放大器的主要参数 1.4.2单级运算放大器 1.4.3两级运算放大器 1.4.4共模反馈(CMFB) 1.4.5运算放大器的频率补偿 1.5模拟开关 1.5.1导通电阻 1.5.2电荷注入与时钟馈通 1.6带隙基准电压源 1.6.1工作原理 1.6.2与CMOS工艺兼容的带隙基准电压源 思考题 2电流模电路 2.1概述 2.1.1电流模电路的概念 2.1.2电流模电路的特点 2.2基本电流模电路 2.2.1电流镜电路 2.2.2电流放大器 2.2.3电流模积分器 2.3电流模功能电路 2.3.1跨导线性电路 2.3.2电流传输器 2.4从电压模电路变换到电流模电路 2.5电流模电路中的非理想效应 2.5.1MOSFET之间的失配 2.5.2寄生电容对频率特性的影响 思考题 3抽样数据电路 3.1开关电容电路和开关电流电路的基本分析方法 3.1.1开关电容电路的时域分析 3.1.2开关电流电路的时域分析 3.1.3抽样数据电路的频域分析 3.2开关电容电路 3.2.1开关电容单元电路 3.2.2开关电容电路的特点 3.2.3非理想因素的影响 3.3开关电流电路 3.3.1开关电流单元电路 3.3.2开关电流电路的特点 3.3.3非理想因素的影响 思考题 4A/D转换器与D/A转换器 4.1概述 4.1.1电子系统中的A/D与D/A转换 4.1.2A/D与D/A转换器的基本原理 4.1.3A/D与D/A转换器的性能指标 4.1.4A/D与D/A转换器的分类 4.1.5A/D与D/A转换器中常用的数码类型 4.2高速A/D转换器 4.2.1全并行结构A/D转换器 4.2.2两步结构A/D转换器 4.2.3插值与折叠结构A/D转换器 4.2.4流水线结构A/D转换器 4.2.5交织结构A/D转换器 4.3高精度A/D转换器 4.3.1逐次逼近型A/D转换器 4.3.2双斜率积分型A/D转换器 4.3.3过采样ΣΔA/D转换器 4.4D/A转换器 4.4.1电阻型D/A转换器 4.4.2电流型D/A转换器 4.4.3电容型D/A转换器 思考题 5集成滤波器 5.1引言 5.1.1滤波器的数学描述 5.1.2滤波器的频率特性 5.1.3滤波器设计的逼近方法 5.2连续时间滤波器 5.2.1连续时间滤波器的设计方法 5.2.2跨导电容(GmC)连续时间滤波器 5.2.3连续时间滤波器的片上自动调节电路 5.3对数域滤波器 5.3.1对数域电路概念及其特点 5.3.2对数域电路基本单元 5.3.3对数域滤波器 5.4抽样数据滤波器 5.4.1设计方法 5.4.2SZ域映射 5.4.3开关电容电路转换为开关电流电路的方法 思考题 6收发器与射频前端电路 6.1通信系统中的射频收发器 6.2集成收信器 6.2.1外差式接收与镜像信号 6.2.2复数信号处理 6.2.3收信器前端结构 6.3集成发信器 6.3.1上变换器 6.3.2发信器结构 6.4收发器的技术指标 6.4.1噪声性能 6.4.2灵敏度 6.4.3失真特性与线性度 6.4.4动态范围 6.5射频电路设计 6.5.1晶体管模型与参数 6.5.2噪声 6.5.3集成无源器件 6.5.4低噪声放大器 6.5.5混频器 6.5.6频率综合器 6.5.7功率放大器 思考题 7CMOS集成电路制造工艺及版图设计 7.1集成电路制造工艺简介 7.1.1单晶生长与衬底制备 7.1.2光刻 7.1.3氧化 7.1.4扩散及离子注入 7.1.5化学气相淀积(CVD) 7.1.6接触与互连 7.2CMOS工艺流程与集成电路中的元件 7.2.1硅栅CMOS工艺流程 7.2.2CMOS集成电路中的无源元件 7.2.3CMOS集成电路中的寄生效应 7.3版图设计 7.3.1硅栅CMOS集成电路的版图构成 7.3.2版图设计规则 7.3.3CMOS版图设计技术 思考题

    标签: 模拟集成电路

    上传时间: 2013-11-13

    上传用户:chengxin

  • 16位高速模数转换模块的设计及其动态性能测试

    本文结合研究所科研项目需要,基于16 位高速ADC 芯片LTC2204,设计了一种满足课题要求的高速度高性能的16 位模数转换板卡方案。该方案中的输入电路和时钟电路采用差分结构,输出电路采用锁存器隔离结构,电源电路采用了较好的去耦措施,并且注重了板卡接地设计,使其具有抗噪声干扰能力强、动态性能好、易实现的特点。

    标签: 模数转换 模块 动态 性能测试

    上传时间: 2013-11-10

    上传用户:cc1

  • 数字PID控制算法讲解

    数字PID控制算法是将模拟PID离散化得到,各参数有着明显的物理意义,调整方便,所以PID控制器很受工程技术人员的喜爱。

    标签: PID 数字 控制算法

    上传时间: 2013-10-15

    上传用户:nairui21

  • 如何计算具有狭窄气隙的圆形转子电机中的绕组感应

    本文的目的在于,介绍如何计算具有狭窄气隙的圆形转子电机中的绕组感应。我们仅处理理想化的气隙磁场,不考虑槽、外部周边或倾斜电抗。但我们将考察绕组磁动势(MMF)的空间谐频。 在图1中,给出了12槽定子的轴截面示意图。实际上,所显示的是薄钢片的形状,或用于构成磁路的层片。铁芯由薄片构成,以控制涡流电流损耗。厚度将根据工作频率而变,在60Hz的电机中(大体积电机,工业用)层片的厚度典型为.014”(.355毫米)。它们堆叠在一起,以构成具有恰当长度的磁路。绕组位于该结构的槽内。 在图1中,给出了带有齿结构的梯形槽,在大部分长度方向上具有近乎均匀的截面,靠近气隙处较宽。齿端与相对狭窄的槽凹陷区域结合在一起,通过改善气隙场的均匀性、增加气隙磁导、将绕组保持在槽中,有助于控制很多电机转子中的寄生损耗。请注意,对于具有名为“形式缠绕”线圈的大型电机,它具有直边矩形槽,以及非均匀截面齿。下面的介绍针对两类电机。

    标签: 如何计算 转子 电机 绕组

    上传时间: 2013-10-13

    上传用户:我干你啊

  • 时钟分相技术应用

    摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。 关键词: 时钟分相技术; 应用 中图分类号: TN 79  文献标识码:A   文章编号: 025820934 (2000) 0620437203 时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的 性能。尤其现代电子系统对性能的越来越高的要求, 迫使我们集中更多的注意力在更高频率、 更高精度的时钟设计上面。但随着系统时钟频率的升高。我们的系统设计将面临一系列的问 题。 1) 时钟的快速电平切换将给电路带来的串扰(Crosstalk) 和其他的噪声。 2) 高速的时钟对电路板的设计提出了更高的要求: 我们应引入传输线(T ransm ission L ine) 模型, 并在信号的匹配上有更多的考虑。 3) 在系统时钟高于100MHz 的情况下, 应使用高速芯片来达到所需的速度, 如ECL 芯 片, 但这种芯片一般功耗很大, 再加上匹配电阻增加的功耗, 使整个系统所需要的电流增大, 发 热量增多, 对系统的稳定性和集成度有不利的影响。 4) 高频时钟相应的电磁辐射(EM I) 比较严重。 所以在高速数字系统设计中对高频时钟信号的处理应格外慎重, 尽量减少电路中高频信 号的成分, 这里介绍一种很好的解决方法, 即利用时钟分相技术, 以低频的时钟实现高频的处 理。 1 时钟分相技术 我们知道, 时钟信号的一个周期按相位来分, 可以分为360°。所谓时钟分相技术, 就是把 时钟周期的多个相位都加以利用, 以达到更高的时间分辨。在通常的设计中, 我们只用到时钟 的上升沿(0 相位) , 如果把时钟的下降沿(180°相位) 也加以利用, 系统的时间分辨能力就可以 提高一倍(如图1a 所示)。同理, 将时钟分为4 个相位(0°、90°、180°和270°) , 系统的时间分辨就 可以提高为原来的4 倍(如图1b 所示)。 以前也有人尝试过用专门的延迟线或逻辑门延时来达到时钟分相的目的。用这种方法产生的相位差不够准确, 而且引起的时间偏移(Skew ) 和抖动 (J itters) 比较大, 无法实现高精度的时间分辨。 近年来半导体技术的发展, 使高质量的分相功能在一 片芯片内实现成为可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能优异的时钟 芯片。这些芯片的出现, 大大促进了时钟分相技术在实际电 路中的应用。我们在这方面作了一些尝试性的工作: 要获得 良好的时间性能, 必须确保分相时钟的Skew 和J itters 都 比较小。因此在我们的设计中, 通常用一个低频、高精度的 晶体作为时钟源, 将这个低频时钟通过一个锁相环(PLL ) , 获得一个较高频率的、比较纯净的时钟, 对这个时钟进行分相, 就可获得高稳定、低抖动的分 相时钟。 这部分电路在实际运用中获得了很好的效果。下面以应用的实例加以说明。2 应用实例 2. 1 应用在接入网中 在通讯系统中, 由于要减少传输 上的硬件开销, 一般以串行模式传输 图3 时钟分为4 个相位 数据, 与其同步的时钟信号并不传输。 但本地接收到数据时, 为了准确地获取 数据, 必须得到数据时钟, 即要获取与数 据同步的时钟信号。在接入网中, 数据传 输的结构如图2 所示。 数据以68MBös 的速率传输, 即每 个bit 占有14. 7ns 的宽度, 在每个数据 帧的开头有一个用于同步检测的头部信息。我们要找到与它同步性好的时钟信号, 一般时间 分辨应该达到1ö4 的时钟周期。即14. 7ö 4≈ 3. 7ns, 这就是说, 系统时钟频率应在300MHz 以 上, 在这种频率下, 我们必须使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型门延迟为340p s) , 如前所述, 这样对整个系统设计带来很多的困扰。 我们在这里使用锁相环和时钟分相技术, 将一个16MHz 晶振作为时钟源, 经过锁相环 89429 升频得到68MHz 的时钟, 再经过分相芯片AMCCS4405 分成4 个相位, 如图3 所示。 我们只要从4 个相位的68MHz 时钟中选择出与数据同步性最好的一个。选择的依据是: 在每个数据帧的头部(HEAD) 都有一个8bit 的KWD (KeyWord) (如图1 所示) , 我们分别用 这4 个相位的时钟去锁存数据, 如果经某个时钟锁存后的数据在这个指定位置最先检测出这 个KWD, 就认为下一相位的时钟与数据的同步性最好(相关)。 根据这个判别原理, 我们设计了图4 所示的时钟分相选择电路。 在板上通过锁相环89429 和分相芯片S4405 获得我们所要的68MHz 4 相时钟: 用这4 个 时钟分别将输入数据进行移位, 将移位的数据与KWD 作比较, 若至少有7bit 符合, 则认为检 出了KWD。将4 路相关器的结果经过优先判选控制逻辑, 即可输出同步性最好的时钟。这里, 我们运用AMCC 公司生产的 S4405 芯片, 对68MHz 的时钟进行了4 分 相, 成功地实现了同步时钟的获取, 这部分 电路目前已实际地应用在某通讯系统的接 入网中。 2. 2 高速数据采集系统中的应用 高速、高精度的模拟- 数字变换 (ADC) 一直是高速数据采集系统的关键部 分。高速的ADC 价格昂贵, 而且系统设计 难度很高。以前就有人考虑使用多个低速 图5 分相技术应用于采集系统 ADC 和时钟分相, 用以替代高速的ADC, 但由 于时钟分相电路产生的相位不准确, 时钟的 J itters 和Skew 比较大(如前述) , 容易产生较 大的孔径晃动(Aperture J itters) , 无法达到很 好的时间分辨。 现在使用时钟分相芯片, 我们可以把分相 技术应用在高速数据采集系统中: 以4 分相后 图6 分相技术提高系统的数据采集率 的80MHz 采样时钟分别作为ADC 的 转换时钟, 对模拟信号进行采样, 如图5 所示。 在每一采集通道中, 输入信号经过 缓冲、调理, 送入ADC 进行模数转换, 采集到的数据写入存储器(M EM )。各个 采集通道采集的是同一信号, 不过采样 点依次相差90°相位。通过存储器中的数 据重组, 可以使系统时钟为80MHz 的采 集系统达到320MHz 数据采集率(如图6 所示)。 3 总结 灵活地运用时钟分相技术, 可以有效地用低频时钟实现相当于高频时钟的时间性能, 并 避免了高速数字电路设计中一些问题, 降低了系统设计的难度。

    标签: 时钟 分相 技术应用

    上传时间: 2013-12-17

    上传用户:xg262122

  • TE01模介质谐振腔体滤波器的设计

    本文以介质谐振器为起始,研究了介质谐振腔体滤波器的设计。文章首先介绍了介质谐振器基本的工作原理,围绕模式分离与Q值提高研究了实际介质腔体滤波器中常用的工作在TE01模的介质谐振器的基本特性,并在此基础上提出了一种新的介质谐振器结构,进一步提高介质谐振器模式分离度的同时,也提高了主模的品质因数。

    标签: TE 01 介质

    上传时间: 2013-11-07

    上传用户:xhz1993