编码器倍频、鉴相电路在FPGA中的实现
标签: FPGA 编码器 倍频 中的实现
上传时间: 2013-10-27
上传用户:royzhangsz
工频正玄波的逆变器电路,成熟使用的方案,请用作设计参考,thx
标签: 工频 正 逆变器电路
上传时间: 2014-01-01
上传用户:yuzsu
射频RF读卡器的设计电路(印制板和原理图)
标签: 射频 印制板 原理图 读卡器
上传时间: 2014-01-23
上传用户:it男一枚
带分频器的bcd计数电路设计,verilog源码
标签: bcd 分频器 计数电路
上传时间: 2014-01-14
上传用户:s363994250
半整数分频器电路的VHDL源程序,供大家学习和讨论。
标签: VHDL 整数 分频器 电路
上传时间: 2013-12-24
上传用户:gxf2016
PIC单片机控制FM1702SL源程序+原理图 FM1702SL射频模块底层驱动源程序,适用于PIC内核单片机,电路原理图为Protel 99 SE格式。
标签: 1702 PIC Protel FM
上传时间: 2013-12-26
上传用户:ommshaggar
利用ewb实现二倍频的电路
标签: ewb 倍频 电路
上传时间: 2015-11-26
上传用户:sunjet
DPLL由 鉴相器 模K加减计数器 脉冲加减电路 同步建立侦察电路 模N分频器 构成. 整个系统的中心频率(即signal_in和signal_out的码速率的2倍) 为clk/8/N. 模K加减计数器的K值决定DPLL的精度和同步建立时间,K越大,则同步建立时间长,同步精度高.反之则短,低.
标签: signal_out signal_in DPLL 模
上传用户:希酱大魔王
射频卡读卡电路和程序,以及网络芯片8019的电路和程序,功能是实现一个射频卡读卡,读出数据传输到上位机.通过网络.
标签: 8019 射频卡 电路 程序
上传用户:wab1981
用VHDL实现数字频率计,1. 时基产生与测频时序控制电路模块2. 待测信号脉冲计数电路模块3.锁存与译码显示控制电路模块4.顶层电路模块.
标签: 电路模块 VHDL 数字频率计 信号
上传时间: 2016-06-04
上传用户:ls530720646