Arria V系列 FPGA芯片基本描述 (1)28nm FPGA,在成本、功耗和性能上达到均衡; (2)包括低功耗6G和10G串行收发器; (3)总功耗比6G Arria II FPGA低40%; (4)丰富的硬核IP模块,提高了集成度 (5)目前市场上支持10.3125Gbps收发器技术、功耗最低的中端FPGA。
上传时间: 2013-10-21
上传用户:lht618
本文是关于赛灵思Artix-7 FPGA 数据手册:直流及开关特性的详细介绍。 文章中也讨论了以下问题: 1.全新 Artix-7 FPGA 系列有哪些主要功能和特性? Artix-7 系列提供了业界最低功耗、最低成本的 FPGA,采用了小型封装,配合Virtex 架构增强技术,能满足小型化产品的批量市场需求,这也正是此前 Spartan 系列 FPGA 所针对的市场领域。与 Spartan-6 FPGA 相比,Artix-7 器件的逻辑密度从 20K 到 355K 不等,不但使速度提升 30%,功耗减半,尺寸减小 50%,而且价格也降了 35%。 2.Artix-7 FPGA 系列支持哪些类型的应用和终端市场? Artix-7 FPGA 系列面向各种低成本、小型化以及低功耗的应用,包括如便携式超声波医疗设备、军用通信系统、高端专业/消费类相机的 DSLR 镜头模块,以及航空视频分配系统等。
上传时间: 2013-11-12
上传用户:songyue1991
赛灵思ZYNQ-7000EPP系列开辟新型器件先河
上传时间: 2013-10-17
上传用户:wangzhen1990
本白皮书介绍了有关赛灵思 28 nm 7 系列 FPGA 功耗的几个方面,其中包括台积电 28nm高介电层金属闸 (HKMG) 高性能低功耗(28nm HPL 或 28 HPL)工艺的选择。
上传时间: 2013-10-24
上传用户:wcl168881111111
堆叠与载入赛灵思打造令人惊叹的FPGA
上传时间: 2013-11-03
上传用户:lizhizheng88
在点对多点主从通信系统中,需要合适的接口形式和通信协议实现主站与各从站的信息交换。RS -485 接口是适合这种需求的一种标准接口形式。当选择主从多点同步通信方式时,工作过程与帧格式符合HDLC/SDLC协议。介绍了采用VHDL 语言在FPGA 上实现的以HDLC/ SDLC 协议控制为基础的RS - 485 通信接口芯片。实验表明,这种接口芯片操作简单、体积小、功耗低、可靠性高,极具实用价值。
上传时间: 2014-01-02
上传用户:z240529971
赛灵思选用 28nm 高介电层金属闸 (HKMG) 高性能低 功耗技术,并将该技术与新型一体化 ASMBLTM 架构相结合,从而推出能降低功耗、提高性能的新一代FPGA。这些器件实现了前所未有的高集成度和高带宽,为系统架构师和设计人员提供了一种可替代 ASSP和 ASIC 的全面可编程解决方案。
上传时间: 2013-11-07
上传用户:zengduo
可编程技术势在必行 — 用更少的资源实现更多功能 随时随地降低风险、使用可编程硬件设计平台快速开发差异化产品 — 驱使人们不断探索能够提供更大容量、更低功耗和更高带宽的 FPGA 解决方案,用来创建目前 ASIC 和 ASSP 所能提供的系统级功能。赛灵思已经开发出一种创新型 FPGA 设计和制造方法,能够满足“可编程技术势在必行”的两大关键要求。堆叠硅片互联技术是新一代 FPGA 的基础,不仅超越了摩尔定律,而且实现的功能能够满足最严格的设计要求。利用该技术,赛灵思缩短了批量交付最大型 FPGA 所需的时间,从而可以满足最终客户的批量生产需求。本白皮书将探讨促使赛灵思开发堆叠硅片互联技术的技术及经济原因,以及使之实现的创新方法。
上传时间: 2013-10-24
上传用户:Yue Zhong
针对传统集成电路(ASIC)功能固定、升级困难等缺点,利用FPGA实现了扩频通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核实现NCO模块,在下变频模块调用了硬核乘法器并引入CIC滤波器进行低通滤波,给出了DQPSK解调的原理和实现方法,推导出一种简便的引入?仔/4固定相移的实现方法。采用模块化的设计方法使用VHDL语言编写出源程序,在Virtex-II Pro 开发板上成功实现了整个系统。测试结果表明该系统正确实现了STEL-2000A的核心功能。 Abstract: To overcome drawbacks of ASIC such as fixed functionality and upgrade difficulty, FPGA was used to realize the core functions of STEL-2000A. This paper used the DDS IP core provided by ISE to realize the NCO module, called hard core multiplier and implemented CIC filter in the down converter, described the principle and implementation detail of the demodulation of DQPSK, and derived a simple method to introduce a fixed phase shift of ?仔/4. The VHDL source code was designed by modularity method , and the complete system was successfully implemented on Virtex-II Pro development board. Test results indicate that this system successfully realize the core function of the STEL-2000A.
上传时间: 2013-11-19
上传用户:neu_liyan
根据红外遥控芯片BA5104的编码格式,探讨使用AVR单片机ATmega16进行软件解码的两种方法:外部中断解码法和输入捕获功能解码法。详细阐述这两种解码方法的思路,并给出相应的解码中断服务子程序。分析这2种解码方法的优缺点,得出输入捕获功能解码法比外部中断解码法效率更高、解出的遥控码更稳定、可靠的结论。
上传时间: 2013-11-21
上传用户:adada