Verilog实现的DDS正弦信号发生器和测频测相模块
Verilog实现的DDS正弦信号发生器和测频测相模块,DDS模块可产生两路频率和相位差均可预置调整的值正弦波,频率范围为20Hz-5MHz,相位范围为0°-359°,测量的数据通过引脚传输给单片机,...
Verilog实现的DDS正弦信号发生器和测频测相模块,DDS模块可产生两路频率和相位差均可预置调整的值正弦波,频率范围为20Hz-5MHz,相位范围为0°-359°,测量的数据通过引脚传输给单片机,...
扩频接收机设计实例,vhdly源代码!大家下载下来吧,在ise中调试通过...
基于vhdl的数控分频器设计的源代码及仿真...
扩频接收机设计的MATLAB源代码,下载可以直接使用,深入学习直接扩频通信仿真。...
直接扩频接收机设计的Quartus源代码,非常有价值的硬件实现电路。...
采用等精度测频原理的频率计的程序与仿真,用verilog语言实现,可以仿真综合得到所想时序!...
基于VHDL的分频器设计,这是源码希望对大家有用。...
一款高精度测温电路设计子程序,汇编代码编制,基于18B20设计...
用mcs52系列单片机作的红外线测温仪程序,带lcd显示器...
三分频源代码设计,适合初学真...