在团簇与激光相互作用的研究中和在团簇与加速器离子束的碰撞研究中,需要对加速器束流或者激光束进行脉冲化与时序同步,同时用于测量作用产物的探测系统如飞行时间谱仪(TOF)等要求各加速电场的控制具有一定的时序匹配。在整个实验中,需要用到符合要求的多路脉冲时序信号控制器,而且要求各脉冲序列的周期、占空比、重复频率等方便可调。为此,本论文基于FPGA设计完成了一款多路脉冲时序控制电路。 本文基于Altera公司的Cyclone系列FPGA芯片EPlC3T100C8,设计出了一款可以同时输出8路脉冲序列、各脉冲序列之间具有可调高精度延迟、可调脉冲宽度及占空比等。论文讨论了FPGA芯片结构及开发流程,着重讨论了较高频率脉冲电路的可编程实现方法,以及如何利用VHDL语言实现硬件电路软件化设计的技巧与方法,给出了整个系统设计的原理与实现。讨论了高精密电源的PWM技术原理及实现,并由此设计了FPGA所需电源系统。给出了配置电路设计、数据通信及接口电路的实现。开发了上层控制软件来控制各路脉冲时序及属性。 该电路工作频率200MHz,输出脉冲最小宽度可达到10ns,最大宽度可达到us甚至ms量级。可以同时提供l路同步脉冲和7路脉冲,并且7路脉冲相对于同步脉冲的延迟时间可调,调节步长为5ns。
上传时间: 2013-06-15
上传用户:ZJX5201314
看门狗定时器的工作原理:WDT 工作原理使能时,WDT 将递增,直到溢出,或称“超时”。除非处于休眠或空闲模式,WDT 超时会强制器件复位。为避免WDT 超时复位,用户必须定期用PWRSAV
上传时间: 2013-04-24
上传用户:manlian
太阳电池光伏特性的测量实验太阳电池也称为光伏电池,是将太阳光源直接转换成电能的元件,经由这种元件封装成太阳电池模级,再按需求将一块以上的模组组合成一定功率的太阳电池阵列,再经连接电池,测量控制
上传时间: 2013-06-07
上传用户:1406054127
PCF8583的工作原理及在单片机接口中的实现:时钟/日历芯片PCF8583是一种实时时钟集成电路,硬件方面介绍了PCF8583的结构、功能厦工作原理;软件方面,因为PCF8583是通过I C总线方式
上传时间: 2013-06-10
上传用户:asdfasdfd
本文介绍一种基于AT89C51单片机的超声波测距系统,阐述了超声测距系统的构成、工作原理,给出了硬件电路框图和软件编程的设计方法。该系统具有硬件结构简单、工作可靠、测量误差小等特点。
上传时间: 2013-07-28
上传用户:sunzhp
利用单片机及温度传感器测量温度,并将测量温度值和设定温度值(50度)比较,根据比较结果控制断续加热器(用发光二极管模拟)的通断占空比,一个工作周期3S左右。
上传时间: 2013-06-21
上传用户:xiaoyunyun
手机旅行充电器电路及工作原理:本文详细介绍了一种开关型手机充电器的工作原理,对初学者了解具体的开关电源电路及充电控制电路很有意义,这类文章,一般都较受读者欢迎,所以恳请喜欢动手制作、改造的朋友,能够记
上传时间: 2013-08-06
上传用户:恋天使569
在测井过程中,由于测井深度直接影响到其它测井信息的准确性,所以精确的测井深度变得越来越重要。本文针对现有绞车系统的不足(CPU为单片机决定其精度不高、缺少完善的深度校正系统等),首次将DSP与FPGA应用到测井绞车系统中,充分利用FPGA硬件资源丰富、速度快及DSP软件设计灵活的特点,使系统硬件、软件结构更加合理,功能得到增强,性价比进一步提高,从而优化了整个系统,为今后绞车设计提供了新的方法和途径。 本文相对其它绞车系统的设计,主要特点有:设计了比较完善的深度校正模块(深度脉冲校正、根据磁记号与磁定位信号的校正、由张力等原因引起的电缆形变的校正)。将打标和测量一体化。设计了方便的通信接口(校正后的深度脉冲及DSP通过RS232与主测井仪的通信)。使用DSP作为CPU并且配合FPGA作预处理从而提高了测量深度的准确性。电路采用了可编程逻辑器件,提高了电路工作的可靠性,减小了电路板面积。另外,本文在研究电缆绞车系统的同时,对测井的地面信号处理也进行了初步的研究,主要是对趋肤效应的校正做了初步的研究。 本文所完成的是一个完整的测量与打标系统,通过室内与现场实验,得出该系统具有高精度、高智能化等优点。最后,本文对该系统的发展方向作了展望。
上传时间: 2013-07-08
上传用户:星仔
频率特性测试仪(简称扫频仪)是一种测试电路频率特性的仪器,它广泛应用于无线电、电视、雷达及通信等领域,为分析和改善电路的性能提供了便利的手段。而传统的扫频仪由多个模块构成,电路复杂,体积庞大,而且在高频测量中,大量的分立元件易受温度变化和电磁干扰的影响。为此,本文提出了集成化设计的方法,针对可编程逻辑器件的特点,对硬件实现方法进行了探索。 本文对三大关键技术进行了深入研究: 第一,由扫频信号发生器的设计出发,对直接数字频率合成技术(DDS)进行了系统的理论研究,并改进了ROM压缩方法,在提高压缩比的同时,改进了DDS系统的杂散度,并且利用该方法实现了幅度和相位可调制的DDS系统-扫频信号发生器。 第二,为了提高系统时钟的工作频率,对流水线算法进行了深入的研究,并针对累加器的特点,进行了一系列的改进,使系统能在100MHz的频率下正常工作。 第三,从系统频率特性测试的理论出发,研究如何在FPGA中提高多位数学运算的速度,从而提出了一种实现多位BCD码除法运算的方法—高速串行BCD码除法;随后,又将流水线技术应用于该算法,对该方法进行改进,完成了基于流水线技术的BCD码除法运算的设计,并用此方法实现了频率特性的测试。 在研究以上理论方法的基础上,以大规模可编程逻辑器件EP1K100QC208和微处理器89C52为实现载体,提出了基于单片机和FPGA体系结构的集成化设计方案;以VerilogHDL为设计语言,实现了频率特性测试仪主要部分的设计。该频率特性测试仪完成扫频信号的输出和频率特性的测试两大主要任务,而扫频信号源和频率特性测试这两大主要模块可集成在一片可编程逻辑器件中,充分体现了可编程逻辑器件的优势。 本文首先对相关的概念理论进行了介绍,包括DDS原理、流水线技术等,进而提出了系统的总体设计方案,包括设计工具、语言和实现载体的选择,而后,简要介绍了微处理器电路和外围电路,最后,较为详细地阐述了两个主要模块的设计,并给出了实现方式。
上传时间: 2013-06-08
上传用户:xiangwuy
本文主要研究基于FPGA的高速流水线工作方式的FFT实现。围绕这个目标利用Xilinx公司VIRTEX_Ⅱ系列FPGA,及其提供的ISE设计工具、modelsim仿真工具、Synplify综合工具及MATLAB,完成了流水线工作方式的FFT中基于每一阶运算单元的高效复数乘法器的设计、各阶控制单元的设计、数据存储器的设计,从而完成1024点流水线工作方式的FFT,达到工作在50MHZ时钟频率的设计要求。
上传时间: 2013-04-24
上传用户:KSLYZ