摘 要: 本文件是AD测试实验;使用外部22.1184MHz晶振,将跳线器JP3短接 * 功能:开机显示"铭朗科技,WWW.MLARM.COM"信息,为待机界面。定义 A ~ F 为功能
上传时间: 2016-06-13
上传用户:ghostparker
本文件是FLASH读写测试实验;使用外部22.1184MHz晶振. 利用PC机控制FLASH读写文件, * 擦除芯片等功能。利用串口调试终端操作,将字库文件写到FLASH中去. * 使用外部22.1184MHz晶振。由于其他串口传输应用程序是连续传输的,写入时没有足 * 够的延时时间,因此会出错。建议使用光盘中附带的字库文件和串口传输应用程序.
上传时间: 2013-12-16
上传用户:wang0123456789
本文件是字库(GB2312)测试实验程序;使用外部22.1184MHz晶振. * 功能:开机显示"铭朗科技,WWW.MLARM.COM"信息,为待机界面。定义 0 ~ 3 、 A 、 * F 为功能键。按"A" 键显示输入位码界面,按 0 键页位置加1,按 1 键字位置 * 加1,按 2 键页位置减1,按 3 键字位置减1,并在LCD上显示该汉字。按"F"返回 * 显示待机界面
上传时间: 2016-06-13
上传用户:wsf950131
本文件是字库(GB2312)测试实验程序;使用外部22.1184MHz晶振. * 开机显示"铭朗科技,WWW.MLARM.COM"信息,为待机界面。调用Flash字库,不用 * 区位码连续写汉字.
上传时间: 2013-12-29
上传用户:黑漆漆
实验1 JUnit用例测试 2 实验2 黑盒测试实验 7 实验3 黑盒测试实验 8 实验4 白盒测试 11 实验5 手机通讯录测试
上传时间: 2016-07-18
上传用户:lz4v4
IIC总线的应用!本程序在测试实验中应用过!有别于网上常见的IIC协议程序!
上传时间: 2013-12-01
上传用户:leixinzhuo
基于FPGA设计的sdram读写测试实验Verilog逻辑源码Quartus工程文件+文档说明,DRAM选用海力士公司的 HY57V2562 型号,容量为的 256Mbit,采用了 54 引脚的TSOP 封装, 数据宽度都为 16 位, 工作电压为 3.3V,并丏采用同步接口方式所有的信号都是时钟信号。FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。timescale 1ps/1psmodule top(input clk,input rst_n,output[1:0] led,output sdram_clk, //sdram clockoutput sdram_cke, //sdram clock enableoutput sdram_cs_n, //sdram chip selectoutput sdram_we_n, //sdram write enableoutput sdram_cas_n, //sdram column address strobeoutput sdram_ras_n, //sdram row address strobeoutput[1:0] sdram_dqm, //sdram data enable output[1:0] sdram_ba, //sdram bank addressoutput[12:0] sdram_addr, //sdram addressinout[15:0] sdram_dq //sdram data);parameter MEM_DATA_BITS = 16 ; //external memory user interface data widthparameter ADDR_BITS = 24 ; //external memory user interface address widthparameter BUSRT_BITS = 10 ; //external memory user interface burst widthparameter BURST_SIZE = 128 ; //burst sizewire wr_burst_data_req; // from external memory controller,write data request ,before data 1 clockwire wr_burst_finish; // from external memory controller,burst write finish
标签: fpga sdram verilog quartus
上传时间: 2021-12-18
上传用户:
基于FPGA设计的vga显示测试实验Verilog逻辑源码Quartus工程文件+文档说明,FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。module top( input clk, input rst_n, //vga output output vga_out_hs, //vga horizontal synchronization output vga_out_vs, //vga vertical synchronization output[4:0] vga_out_r, //vga red output[5:0] vga_out_g, //vga green output[4:0] vga_out_b //vga blue );wire video_clk;wire video_hs;wire video_vs;wire video_de;wire[7:0] video_r;wire[7:0] video_g;wire[7:0] video_b;assign vga_out_hs = video_hs;assign vga_out_vs = video_vs;assign vga_out_r = video_r[7:3]; //discard low bit dataassign vga_out_g = video_g[7:2]; //discard low bit dataassign vga_out_b = video_b[7:3]; //discard low bit data//generate video pixel clockvideo_pll video_pll_m0( .inclk0(clk), .c0(video_clk));color_bar color_bar_m0( .clk(video_clk), .rst(~rst_n), .hs(video_hs), .vs(video_vs), .de(video_de), .rgb_r(video_r), .rgb_g(video_g), .rgb_b(video_b));endmodule
标签: fpga vga显示 verilog quartus
上传时间: 2021-12-19
上传用户:kingwide
(库函数版本,适合战舰V3和精英STM32开发板)扩展实验14 ATK-AS608指纹识别模块测试实验源代码
标签: 指纹识别
上传时间: 2022-05-03
上传用户:
用单片机制作电池容量测试实验源程序,适合感兴趣的学习者学习,可以提高自己的能力,大家可以多交流哈
上传时间: 2022-05-16
上传用户:xsr1983