2013双面板制版流程
上传时间: 2014-03-01
上传用户:丶灬夏天
用QUARTUS_II做FPGA开发全流程
标签: QUARTUS_II FPGA 流程 傻瓜式
上传时间: 2015-01-01
上传用户:yl1140vista
1.3.5 嵌入微处理器的FPGA设计流程。
上传时间: 2015-01-01
上传用户:ghostparker
1.3 FPGA的设计流程。
上传时间: 2013-11-03
上传用户:xiehao13
使用QUARTUS II做开发全流程,傻瓜式详细教程
上传时间: 2013-10-16
上传用户:缥缈
rotel_99se布线的基本流程
上传时间: 2013-10-18
上传用户:cc1915
Workflows印刷工作流程。
上传时间: 2013-10-30
上传用户:q3290766
SOPC技术基础教程 [作者:侯建军、郭勇编著;出版社:清华大学出版社;(注意:本书格式为pdz格式,需要用压缩包中的超星软件才可打开,建议打开前先杀一下毒,以防万一!) 内容简介:本书系统地介绍了基于FPGA的SOPC的软硬件开发技术,以一个简单的设计实例为主线介绍软硬件的开发流程、开发工具的使用及开发的思想,使读者对 SOPC技术有一个基本的了解。将NiosⅡ体系结构、Avalon总线规范、NiosⅡ处理器常用外部设备的更多底层细节提供给读者,使读者获得进行高级开发的能力。另外还介绍了使用MATLAB和DSP Builder进行基于FPGA的DSP开发技术,并提供了一些典型的实验。
上传时间: 2013-11-23
上传用户:lps11188
电子发烧友网核心提示:Altera公司昨日宣布,在业界率先在28 nm FPGA器件上成功测试了复数高性能浮点数字信号处理(DSP)设计。独立技术分析公司Berkeley设计技术有限公司(BDTI)验证了能够在 Altera Stratix V和Arria V 28 nm FPGA开发套件上简单方便的高效实现Altera浮点DSP设计流程,同时验证了要求较高的浮点DSP应用的性能。本文是BDTI完整的FPGA浮点DSP分析报告。 Altera的浮点DSP设计流程经过规划,能够快速适应可参数赋值接口的设计更改,其工作环境包括来自MathWorks的MATLAB和 Simulink,以及Altera的DSP Builder高级模块库,支持FPGA设计人员比传统HDL设计更迅速的实现并验证复数浮点算法。这一设计流程非常适合设计人员在应用中采用高性能 DSP,这些应用包括,雷达、无线基站、工业自动化、仪表和医疗图像等。
上传时间: 2015-01-01
上传用户:sunshie
Genesis新手上路的培训计划和操作流程。
上传时间: 2013-11-23
上传用户:lindor