虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

此函数生成<b>lt</b>码的编译码矩阵

  • function [clusters,c,F]=fisher_classify(A,B,data) fisher判别法程序 输入A、B为已知类别样本的样本-变量矩阵

    function [clusters,c,F]=fisher_classify(A,B,data) fisher判别法程序 输入A、B为已知类别样本的样本-变量矩阵,data为待分类样本 输出C为判别系数向量

    标签: fisher_classify function clusters fisher

    上传时间: 2013-12-19

    上传用户:CHINA526

  • 编写拟合非均匀有理B样条曲线的程序

    编写拟合非均匀有理B样条曲线的程序,可以进行数据拟合

    标签: 编写 程序

    上传时间: 2017-08-21

    上传用户:leixinzhuo

  • 将汉字串自动生成助记码的delphi源代码

    将汉字串自动生成助记码的delphi源代码,使用了GB字库GBK字库区位知识。

    标签: delphi 汉字 自动生成 源代码

    上传时间: 2013-12-25

    上传用户:chenjjer

  • 此文件是USB接口芯片CH371的接口驱动程序! 直接将编译生成的HEX文件烧录就可实现PC与下位机的通信!

    此文件是USB接口芯片CH371的接口驱动程序! 直接将编译生成的HEX文件烧录就可实现PC与下位机的通信!

    标签: USB 371 HEX CH

    上传时间: 2014-07-21

    上传用户:515414293

  • 本系统以采用一种结合B/S和Web的方式开发的中小企业办公自动化系统为例讨论办公自动化系统的设计与实现。

    本系统以采用一种结合B/S和Web的方式开发的中小企业办公自动化系统为例讨论办公自动化系统的设计与实现。

    标签: Web 办公自动化系统 方式

    上传时间: 2014-01-15

    上传用户:xwd2010

  • Windows API 函数(中文).CHM 很经典的东西 有兴趣的可以看看 支持源码开放

    Windows API 函数(中文).CHM 很经典的东西 有兴趣的可以看看 支持源码开放

    标签: Windows API CHM 函数

    上传时间: 2013-12-13

    上传用户:徐孺

  • 用weil码生成添加欺骗信号时的GPS伪码相关峰

    GPS接收机受到欺骗干扰时,做出欺骗信号与真实卫星信号的相关峰图。其中,GPS伪码的生成采用Weil码

    标签: GPS Weil码 相关峰

    上传时间: 2016-04-07

    上传用户:dafuping

  • Turbo码编码译码算法与FPGA实现方法的研究

    本文主要研究Turbo码的编码和译码算法及其FPGA硬件实现.在概述信道编码理论及其发展历程之后,简要地论述了Turbo码的原理.然后分别对Turbo码的MAP译码算法,LOG-MAP算法进行推导,在给出LOG-MAP的推导之后,提出了对于LOG-MAP译码算法的两点改进,采用三阶牛顿插值函数对校验函数进行拟合,采用双滑动窗口技术取代传统的单滑动窗口技术.Turb码还有一种译码复杂度相对较低的算法——SOVA算法,本文也给出了SOVA算法的详细推导过程.在对LOG-MAP和SOVA算法的详细推导之后,本文给出Turbo码的软件仿真,采用Matlab语言编写Turbo码仿真系统程序,仿真系统比较了单滑动窗口技术和双滑动窗口技术在不同的信噪比下的译码性能.在软件仿真的基础上,本文给出了Turbo码编码器和采用LOG-MAP译码算法译码器的FPGA硬件实现方法.

    标签: Turbo FPGA 编码译码 算法

    上传时间: 2013-06-19

    上传用户:plsee

  • 卷积编码和维特比译码的FPGA实现

    由于其很强的纠错性能和适合硬件实现的编译码算法,卷积编码和软判决维特比译码目前已经广泛应用于卫星通信系统。然而随着航天事业的发展,卫星有效载荷种类的增多和分辨率的不断提高,信息量越来越大。如何在低信噪比的功率受限信道条件下提高传输速率成为目前亟待解决的问题。本论文结合在研项目,在编译码算法、编译码器的设计与实现、编译码器性能提高三个方面对卷积编码和维特比译码进行了深入研究,并进一步介绍了使用VHDL语言和原理图混合输入的方式,实现一种(7,3/4)增信删余方式的高速卷积编码器和维特比译码器的详细过程;然后将设计下载到XILINX的Virtex2 FPGA内部进行功能和时序确认,最终在整个数据传输系统中测试其性能。本文所实现的维特比译码器速率达160Mbps,远远高于目前国内此领域内的相关产品速率。 首先,论文具体介绍了卷积编码和维特比译码的算法,研究卷积码的各种参数(约束长度、生成多项式、码率以及增信删余等)对其译码性能的影响;针对项目需求,确定卷积编码器的约束长度、生成多项式格式、码率和相应的维特比译码器的回归长度。 其次,论文介绍了编解码器的软、硬件设计和调试一根据已知条件,使用VHDL语言和原理图混合输入的方式设计卷积编码和维特比译码的源代码和原理图,分别采用功能和电路级仿真,确定卷积编码和维特比译码分别需要占用的资源,考虑卷积编码器和维特比译码器的具体设计问题,包括编译码的基本结构,各个模块的功能及实现策略,编译码器的时序、逻辑综合等;根据软件仿真结果,分别确定卷积编码器和维特比译码器的接口、所需的FPGA器件选型和进行各自的印制板设计。利用卷积码本身的特点,结合FPGA内部结构,采用并行卷积编码和译码运算,设计出高速编译码器;对软、硬件分别进行验证和调试,并将验证后的软件下载到FPGA进行电路级调试。 最后,论文讨论了卷积编码和维特比译码的性能:利用已有的测试设备在整个数据传输系统中测试其性能(与没有采用纠错编码的数传系统进行比对);在信道中加入高斯白噪声,模拟高斯信道,进行误码率和信噪比测试。

    标签: FPGA 卷积 编码 译码

    上传时间: 2013-04-24

    上传用户:mingaili888

  • VHDL硬件语言编写的曼彻斯特码的解码程序

    此曼彻斯特码的解码程序是采用VHDL硬件语言编写的。

    标签: VHDL 硬件 曼彻斯特 语言

    上传时间: 2013-09-06

    上传用户:zhouli