虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

模数<b>变换器</b>

  • 数字电路基础总结

    《数字电路基础》是通信、电子信息等相关专业的基础课教材,全书共分7章,主要内容有:数字逻辑基础、组合逻辑电路、时序逻辑电路、脉冲信号的产生与变换电路、半导体存储器、数模与模数转换器、PLD和Verilog-HDL简介,各章配有例题、小结及习题。《数字电路基础》内容丰富、结构合理、实用性强,既可作为通信、电子信息等相关专业的专科、本科教材,也可以作为从事相关专业的技术人员参考书。

    标签: 数字电路基础

    上传时间: 2013-04-24

    上传用户:问题问题

  • 共模电感滤波器设计

      摘要:为改善传统EMI 滤波器的滤波性能,分析并采用了合成扼流圈来替代传统分立扼流圈,并根据滤 波器阻抗失配原理,通过分析L ISN 网络与噪声源的阻抗特性,分别对共差模等效电路进行分析与设计,提出 了基于合成扼流圈的开关电源EMI 滤波器设计方法。试验结果证明,此方法是有效的,并已成功地应用在燃 料电池轿车用DC/ DC 变换器的控制电路板设计中。 关键词:开关电源;电磁干扰;合成扼流圈;共模电感

    标签: 共模电感 滤波器设计

    上传时间: 2013-06-09

    上传用户:万有引力

  • 共模电感设计

    近年来,由于政府机构或其他团体对EMC(电磁兼容)日益重视,工程师们在设计产 品时亦是非常注意产品的辐射问题。特别值得一提的是:直流变换器很高的开关频率及尖峰 脉冲斜波就是一典型的EMI(电磁干扰)。 共模电感就是一个重要的抗电磁干扰零件,它可以在一宽频条件下提供非常高的阻 抗。大多数EMI 滤波器主要部件就是一共模电感。在此文中,主要介绍共模电感的设计及 磁芯选材问题。

    标签: 电感设计

    上传时间: 2013-04-24

    上传用户:a155166

  • 在单片机与外部环境通信的时候

    在单片机与外部环境通信的时候,就需要有一种转换器来把模拟信号变为数字信号,以便能够输送给单片机进行处理。而单片机送出的控制信号,也必须经过变换器变成模拟信号,才能为控制电路所接受。这种变换器就称为数模(D/A)转换器和模数(A/D)转换器。

    标签: 单片机 外部环境 通信

    上传时间: 2013-08-06

    上传用户:ydd3625

  • MT-009 数据转换器代码——您能解译这些代码吗?

    模数转换器(ADC)将模拟量——现实世界中绝大部分现象的特征——转换为数字语言,以便用于信息处理、计算、数据传输和控制系统。数模转换器(DAC)则用于将发送或存储的数据,或者数字处理的结果,再转换为现实世界的变量,以便控制、显示信息或进一步进行模拟处理

    标签: 009 代码 MT 数据转换器

    上传时间: 2014-11-30

    上传用户:784533221

  • ADI最新数据转换器基础知识汇总

      电子发烧友网核心提示:本文是关于ADI数据转换器基础知识精华集锦,其中阐述了逐次逼近模数转换器的基本原理、算法及优缺点;ADC和DAC的直流规格和交流规格分析;DAC数模转换器详解及应用举例。   一、逐次逼近型模数转换器   1.基本逐次逼近模数转换器

    标签: ADI 数据转换器 基础知识

    上传时间: 2013-12-16

    上传用户:takako_yang

  • 基于ADS4249的RGB视频编码器电路设计

    现代信息处理应用中,对模数转换器的速度、精度、功耗和动态性能等关键性能指标不断提出更高的要求。针对模数转换的实际应用,提出并设计了一种基于TI公司生产的双通道14 位 250MSPS 低功耗A / D转换器 ADS4249的RGB视频编码器电路设计。这款A / D转换器的技术创新点在于其完美的实现高动态性能的同时又能拥有1.8 V超低功耗。这一特性使得ADS4249非常适合多载波,宽带通信的信号处理应用。

    标签: 4249 ADS RGB 视频编码器

    上传时间: 2013-10-28

    上传用户:kiklkook

  • 时钟分相技术应用

    摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。 关键词: 时钟分相技术; 应用 中图分类号: TN 79  文献标识码:A   文章编号: 025820934 (2000) 0620437203 时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的 性能。尤其现代电子系统对性能的越来越高的要求, 迫使我们集中更多的注意力在更高频率、 更高精度的时钟设计上面。但随着系统时钟频率的升高。我们的系统设计将面临一系列的问 题。 1) 时钟的快速电平切换将给电路带来的串扰(Crosstalk) 和其他的噪声。 2) 高速的时钟对电路板的设计提出了更高的要求: 我们应引入传输线(T ransm ission L ine) 模型, 并在信号的匹配上有更多的考虑。 3) 在系统时钟高于100MHz 的情况下, 应使用高速芯片来达到所需的速度, 如ECL 芯 片, 但这种芯片一般功耗很大, 再加上匹配电阻增加的功耗, 使整个系统所需要的电流增大, 发 热量增多, 对系统的稳定性和集成度有不利的影响。 4) 高频时钟相应的电磁辐射(EM I) 比较严重。 所以在高速数字系统设计中对高频时钟信号的处理应格外慎重, 尽量减少电路中高频信 号的成分, 这里介绍一种很好的解决方法, 即利用时钟分相技术, 以低频的时钟实现高频的处 理。 1 时钟分相技术 我们知道, 时钟信号的一个周期按相位来分, 可以分为360°。所谓时钟分相技术, 就是把 时钟周期的多个相位都加以利用, 以达到更高的时间分辨。在通常的设计中, 我们只用到时钟 的上升沿(0 相位) , 如果把时钟的下降沿(180°相位) 也加以利用, 系统的时间分辨能力就可以 提高一倍(如图1a 所示)。同理, 将时钟分为4 个相位(0°、90°、180°和270°) , 系统的时间分辨就 可以提高为原来的4 倍(如图1b 所示)。 以前也有人尝试过用专门的延迟线或逻辑门延时来达到时钟分相的目的。用这种方法产生的相位差不够准确, 而且引起的时间偏移(Skew ) 和抖动 (J itters) 比较大, 无法实现高精度的时间分辨。 近年来半导体技术的发展, 使高质量的分相功能在一 片芯片内实现成为可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能优异的时钟 芯片。这些芯片的出现, 大大促进了时钟分相技术在实际电 路中的应用。我们在这方面作了一些尝试性的工作: 要获得 良好的时间性能, 必须确保分相时钟的Skew 和J itters 都 比较小。因此在我们的设计中, 通常用一个低频、高精度的 晶体作为时钟源, 将这个低频时钟通过一个锁相环(PLL ) , 获得一个较高频率的、比较纯净的时钟, 对这个时钟进行分相, 就可获得高稳定、低抖动的分 相时钟。 这部分电路在实际运用中获得了很好的效果。下面以应用的实例加以说明。2 应用实例 2. 1 应用在接入网中 在通讯系统中, 由于要减少传输 上的硬件开销, 一般以串行模式传输 图3 时钟分为4 个相位 数据, 与其同步的时钟信号并不传输。 但本地接收到数据时, 为了准确地获取 数据, 必须得到数据时钟, 即要获取与数 据同步的时钟信号。在接入网中, 数据传 输的结构如图2 所示。 数据以68MBös 的速率传输, 即每 个bit 占有14. 7ns 的宽度, 在每个数据 帧的开头有一个用于同步检测的头部信息。我们要找到与它同步性好的时钟信号, 一般时间 分辨应该达到1ö4 的时钟周期。即14. 7ö 4≈ 3. 7ns, 这就是说, 系统时钟频率应在300MHz 以 上, 在这种频率下, 我们必须使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型门延迟为340p s) , 如前所述, 这样对整个系统设计带来很多的困扰。 我们在这里使用锁相环和时钟分相技术, 将一个16MHz 晶振作为时钟源, 经过锁相环 89429 升频得到68MHz 的时钟, 再经过分相芯片AMCCS4405 分成4 个相位, 如图3 所示。 我们只要从4 个相位的68MHz 时钟中选择出与数据同步性最好的一个。选择的依据是: 在每个数据帧的头部(HEAD) 都有一个8bit 的KWD (KeyWord) (如图1 所示) , 我们分别用 这4 个相位的时钟去锁存数据, 如果经某个时钟锁存后的数据在这个指定位置最先检测出这 个KWD, 就认为下一相位的时钟与数据的同步性最好(相关)。 根据这个判别原理, 我们设计了图4 所示的时钟分相选择电路。 在板上通过锁相环89429 和分相芯片S4405 获得我们所要的68MHz 4 相时钟: 用这4 个 时钟分别将输入数据进行移位, 将移位的数据与KWD 作比较, 若至少有7bit 符合, 则认为检 出了KWD。将4 路相关器的结果经过优先判选控制逻辑, 即可输出同步性最好的时钟。这里, 我们运用AMCC 公司生产的 S4405 芯片, 对68MHz 的时钟进行了4 分 相, 成功地实现了同步时钟的获取, 这部分 电路目前已实际地应用在某通讯系统的接 入网中。 2. 2 高速数据采集系统中的应用 高速、高精度的模拟- 数字变换 (ADC) 一直是高速数据采集系统的关键部 分。高速的ADC 价格昂贵, 而且系统设计 难度很高。以前就有人考虑使用多个低速 图5 分相技术应用于采集系统 ADC 和时钟分相, 用以替代高速的ADC, 但由 于时钟分相电路产生的相位不准确, 时钟的 J itters 和Skew 比较大(如前述) , 容易产生较 大的孔径晃动(Aperture J itters) , 无法达到很 好的时间分辨。 现在使用时钟分相芯片, 我们可以把分相 技术应用在高速数据采集系统中: 以4 分相后 图6 分相技术提高系统的数据采集率 的80MHz 采样时钟分别作为ADC 的 转换时钟, 对模拟信号进行采样, 如图5 所示。 在每一采集通道中, 输入信号经过 缓冲、调理, 送入ADC 进行模数转换, 采集到的数据写入存储器(M EM )。各个 采集通道采集的是同一信号, 不过采样 点依次相差90°相位。通过存储器中的数 据重组, 可以使系统时钟为80MHz 的采 集系统达到320MHz 数据采集率(如图6 所示)。 3 总结 灵活地运用时钟分相技术, 可以有效地用低频时钟实现相当于高频时钟的时间性能, 并 避免了高速数字电路设计中一些问题, 降低了系统设计的难度。

    标签: 时钟 分相 技术应用

    上传时间: 2013-12-17

    上传用户:xg262122

  • 电力电子变换器中滑模变结构控制技术研究

    滑模

    标签: 电力电子 变换器 滑模 变结构控制

    上传时间: 2013-11-21

    上传用户:a3318966

  • 功率解耦的单相光伏并网逆变器

    太阳能AC模块逆变器是近年来发展非常快的技术,本文提出一种新型的基于反激 变换器的逆变器拓扑结构。该电路结构简单,通过Zeta电路将功率脉动转换成小容量电容上的 电压脉动。大大减小了直流输入侧的低频谐波电流,实现了良好的功率解耦。相比较其他AC模 块逆变器中使用大电容进行功率解耦的方法, 既节省了成本又减小了体积。文中采用峰值电流控 制方案,使逆变器能够输出纯正弦的并网电流波形和单位功率因数。最后通过仿真和实验数据验 证了所提新型逆变器的有效性和可行性。 关键词 光伏系统 AC模块 反激变换器 功率解耦 1 引言 随着全球经济的快速发展,人类对能源的需求 日益增长,传统化石能源的大量消耗使全球面临着 能源危机l1-2]。因此世界各国正在致力于新能源的 开发和使用。太阳能、风能、地热能和潮汐能等能 源形式都可以为人类所利用,而这其中太阳能以其 资源丰富、分布广泛、可以再生以及不污染环境等 优点,受到学者们的高度重视。 太阳能光伏发电是一种将太阳光辐射能通过光 伏效应,经太阳能电池直接转换为电能的新型发电 技术_3 。目前太阳能光伏系统主要分为分散式独 立发电系统和并网式发电系统l4j。其中后者省略 了直流环节的蓄电池组,对电能的利用更加灵活, 具有很好的发展前景。在光伏并网系统中,逆变器 决定着系统的效率以及输出电流波形的质量,是整 个光伏发电系统的技术核心,因此研究开发新型高 效逆变器成为越来越多学者关注的焦点。 光伏逆变器的拓扑结构多种多样,过去主要是 集中式逆变器, 目前应用较多的是串联式逆变器和 多组串联式逆变器[5-7 3。AC模块逆变器是近几年 来比较热门的技术l8。 。在这种系统中,每组光电 模块和一个逆变器集成到一起,形成一个AC模 块,再将所有AC模块的输出并联到一起接入电 网。这样就消除了传统逆变器中,由于逆变器和光 伏模块不匹配而造成的功率损失。

    标签: 功率解耦 光伏并网 单相 逆变器

    上传时间: 2013-11-04

    上传用户:liujinzhao