FPGA时钟分析,包括门控时钟与时钟偏仪分析,逻辑设计时钟分析,毛刺分析.
上传时间: 2013-08-30
上传用户:432234
I2C在CPLD上的模拟实现源程序,用C语言编写而成
上传时间: 2013-08-30
上传用户:181992417
本文:采用了FPGA方法来模拟高动态(Global Position System GPS)信号源中的C/A码产生器。C/A码在GPS中实现分址、卫星信号粗捕和精码(P码)引导捕获起着重要的作用,通过硬件描述语言VERILOG在ISE中实现电路生成,采用MODELSIM、SYNPLIFY工具分别进行仿真和综合。
上传时间: 2013-08-31
上传用户:pwcsoft
采用按时间抽选的基4原位算法和坐标旋转数字式计算机(CORDIC)算法实现了一个FFT实时谱分析系统。整个设计采用流水线工作方式,保证了系统的速度,避免了瓶劲的出现;整个系统采用FPGA实现,实验表明,该系统既有DSP器件实现的灵活性又有专用FFT芯片实现的高速数据吞吐能力,可以广泛地应用于数字信号处理的各个领域。
上传时间: 2013-09-01
上传用户:731140412
基于FPGA的直接数字合成器的设计与分析的代码程序,代码格式为VHDL
上传时间: 2013-09-02
上传用户:ifree2016
基于FPGA的I2C总线模拟,采用verilog HDL语言编写。
上传时间: 2013-09-03
上传用户:rologne
结合XILINXCPLD所做的模拟RS232通信verilog源程序
标签: XILINXCPLD verilog 232 RS
上传时间: 2013-09-03
上传用户:gps6888
Proteus(海神)的ISIS是一款Labcenter出品的电路分析实物仿真系统,可仿真各种电路和IC,并支持单片机,元件库齐全,使用方便,是不可多得的专业的单片机软件仿真系统。\r\n
上传时间: 2013-09-22
上传用户:wang0123456789
系统的介绍Proteus ISIS(英国Labcenter公司开发的电路分析与实物仿真软件。)
上传时间: 2013-09-27
上传用户:wyc199288
是基于单片机51在proteus模拟软件上的仿真实例
上传时间: 2013-09-27
上传用户:micheal158235