本文详细阐述了系统硬件平台的构成,由于对应三种不同的射频接入技术,因此,针对不同的接入技术分别对应设计了各自的硬件连接方式。虽然对应不同的硬件连接方式,但是对应三种技术的射频测试却采用了统一的软件管理系统,将三种技术的射频测试管理集成于同一个软件之中。管理软件采用模块化的设计方式,包括测试环境监测模块、系统校准模块、测试初始设置模块、测试运行控制模块、测试信息管理模块等。
上传时间: 2013-10-26
上传用户:维子哥哥
针对面粉加工业对小麦硬度精密检测的需要,提出了基于ARM的小麦硬度检测控制器的设计方案。为提高系统的实时性和控制精度,对小麦硬度检测的任务进行了合理分解。根据系统功能,对控制器的各个部分进行了模块化设计,分别介绍了功能模块的实现和各个模块的通信方式及伺服电机控制方法的实现。经测试小麦硬度检测控制器的成本低、携带方便、稳定性好,应用前景广阔。
上传时间: 2013-11-12
上传用户:1234567890qqq
针对传统集成电路(ASIC)功能固定、升级困难等缺点,利用FPGA实现了扩频通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核实现NCO模块,在下变频模块调用了硬核乘法器并引入CIC滤波器进行低通滤波,给出了DQPSK解调的原理和实现方法,推导出一种简便的引入?仔/4固定相移的实现方法。采用模块化的设计方法使用VHDL语言编写出源程序,在Virtex-II Pro 开发板上成功实现了整个系统。测试结果表明该系统正确实现了STEL-2000A的核心功能。 Abstract: To overcome drawbacks of ASIC such as fixed functionality and upgrade difficulty, FPGA was used to realize the core functions of STEL-2000A. This paper used the DDS IP core provided by ISE to realize the NCO module, called hard core multiplier and implemented CIC filter in the down converter, described the principle and implementation detail of the demodulation of DQPSK, and derived a simple method to introduce a fixed phase shift of ?仔/4. The VHDL source code was designed by modularity method , and the complete system was successfully implemented on Virtex-II Pro development board. Test results indicate that this system successfully realize the core function of the STEL-2000A.
上传时间: 2013-11-19
上传用户:neu_liyan
针对固定码长Turbo码适应性差的缺点,以LTE为应用背景,提出了一种帧长可配置的Turbo编译码器的FPGA实现方案。该设计可以依据具体的信道环境和速率要求调节信息帧长,平衡译码性能和系统时延。方案采用“自顶向下”的设计思想和“自底而上”的实现方法,对 Turbo编译码系统模块化设计后优化统一,经时序仿真验证后下载配置到Altera公司Stratix III系列的EP3SL150F1152C2N中。测试结果表明,系统运行稳健可靠,并具有良好的移植性;集成化一体设计,为LTE标准下Turbo码 ASIC的开发提供了参考。
上传时间: 2013-10-08
上传用户:回电话#
为了研制高性能的全数字永磁同步电机驱动系统,本文提出了一种基于FPGA的单芯片驱动控制方案。它采用硬件模块化的现代EDA设计方法,使用VHDL硬件描述语言,实现了永磁同步电机矢量控制系统的设计。方案包括矢量变换、空间矢量脉宽调制(SVPWM)、电流环、速度环以及串行通讯等五部分。经过仿真和实验表明,系统具有良好的稳定性和动态性能,调节转速的范围可以达到0.5r/min~4200r/min,对干扰误差信号具有较强的容错性,能够满足高性能的运动控制领域对永磁同步电机驱动系统的要求。
上传时间: 2015-01-02
上传用户:921005047
可编程安全系统,安全总线系统模块化安全继电器-PNOZMULTI基础单元,输出扩展模块,输入扩展模块,速度监视模块,通讯扩避展模块等内容。
上传时间: 2013-11-12
上传用户:sxdtlqqjl
摘要: 串行传输技术具有更高的传输速率和更低的设计成本, 已成为业界首选, 被广泛应用于高速通信领域。提出了一种新的高速串行传输接口的设计方案, 改进了Aurora 协议数据帧格式定义的弊端, 并采用高速串行收发器Rocket I/O, 实现数据率为2.5 Gbps的高速串行传输。关键词: 高速串行传输; Rocket I/O; Aurora 协议 为促使FPGA 芯片与串行传输技术更好地结合以满足市场需求, Xilinx 公司适时推出了内嵌高速串行收发器RocketI/O 的Virtex II Pro 系列FPGA 和可升级的小型链路层协议———Aurora 协议。Rocket I/O支持从622 Mbps 至3.125 Gbps的全双工传输速率, 还具有8 B/10 B 编解码、时钟生成及恢复等功能, 可以理想地适用于芯片之间或背板的高速串行数据传输。Aurora 协议是为专有上层协议或行业标准的上层协议提供透明接口的第一款串行互连协议, 可用于高速线性通路之间的点到点串行数据传输, 同时其可扩展的带宽, 为系统设计人员提供了所需要的灵活性[4]。但该协议帧格式的定义存在弊端,会导致系统资源的浪费。本文提出的设计方案可以改进Aurora 协议的固有缺陷,提高系统性能, 实现数据率为2.5 Gbps 的高速串行传输, 具有良好的可行性和广阔的应用前景。
上传时间: 2013-10-13
上传用户:lml1234lml
摘要:介绍了一种利用CPLD芯片设计的数字钟电路,该系统采用自顶向下的层次模块化 设计手段构建电路,代表了BDA的发展趋势。文中结合实例详尽介绍了原理图设计输入方 式以及设计过程。
上传时间: 2013-10-09
上传用户:15736969615
采用dsPIC30F6010A高性能数字信号控制器,提出并实现了一种新型的集成CAN总线接口的步进电机驱动装置。根据dsPIC30F6010A芯片外设模块的参数特点,设计了PWM驱动电路、电机相电流测量电路和CAN总线收发器电路,开发了基于C语言的模块化应用程序。实际测试表明,该集成CAN总线的步进电机驱动装置可以直接接入CAN总线网络,实现了对电机运行参数和运行状态的远程控制功能。
上传时间: 2013-11-22
上传用户:giraffe
一、PAC的概念及软逻辑技术二、开放型PAC系统三、应用案例及分析四、协议支持及系统架构五、软件编程技巧&组态软件的整合六、现场演示&上机操作。PAC是由ARC咨询集团的高级研究员Craig Resnick提出的,定義如下:具有多重领域的功能,支持在單一平台里包含逻辑、运动、驱动和過程控制等至少两种以上的功能單一開發平台上整合多規程的軟件功能如HMI及軟逻輯, 使用通用标签和单一的数据库来访问所有的参数和功能。软件工具所设计出的处理流程能跨越多台机器和過程控制处理单元, 實現包含運動控制及過程控制的處理程序。开放式, 模块化构架, 能涵蓋工业应用中从工廠的機器設備到過程控制的操作单元的需求。采用公認的网络接口标准及语言,允許不同供應商之設備能在網絡上交換資料。
上传时间: 2014-01-14
上传用户:JGR2013