虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

核软件

  • 24cxx读写程序软件-中文版

    24cxx读写程序软件-中文版 版本:V1.1.0.20916增加功能:用户可以设置并口地址         可以编辑Client区内容         修改了Client区界面         简体中文,英文双语界面         详见安装好后的Readme.pdf-----------------------------------说明:W24CXX.EXE为Windwos下使用计算机并口读写24系列I2C EEPROM的小软件开发工具:Borland C++ Builder 6.0         WinDriver 5.05b开发环境:Windows 2K Profressional SP3运行环境:Windows98/NT/2K/XP-----------------------------------程序开发:林晓斌(SONICSS)EMAIL:   SONICSS@CNUNINET.COM注:若您使用Win98系统,必须重新启动计算机

    标签: cxx 24 读写程序 软件

    上传时间: 2013-11-10

    上传用户:wxnumen

  • 汉字字模工具软件操作手册.pdf

    汉字字模工具软件操作手册.pdf

    标签: 汉字 字模 操作手册

    上传时间: 2013-10-09

    上传用户:sglccwk

  • 用VHDL语言进行MCS-51兼容单片机ip核开发

    用VHDL语言进行MCS-51兼容单片机ip核开发  

    标签: VHDL MCS 51兼容 语言

    上传时间: 2013-10-28

    上传用户:nem567397

  • C6000 DSP软件开发环境CCS介绍

    C6000 DSP软件开发环境CCS介绍

    标签: C6000 DSP CCS 软件开发环境

    上传时间: 2013-11-24

    上传用户:jokey075

  • SEED-DVS8168软件用户指南

    SEED-DVS8168软件用户指南

    标签: SEED-DVS 8168 软件 用户

    上传时间: 2013-10-24

    上传用户:devin_zhong

  • 基于DSP56F803的数字低中频软件电台的设计

    采用面向控制的Motorola DSP控制器DSP56F803,构建了一种廉价而实用的数字低中频软件电台,实现了该电台在AM、FM、SSB和FSK 4种调制方式下的互通.详细阐述了DSP56F803在构建软件电台中的设计思路和应用技巧,并给出了具体的软硬件方案.

    标签: F803 DSP 56F 803

    上传时间: 2013-10-24

    上传用户:libinxny

  • 利用WinDriver实现链式DMA

    PCI Express 协议由于其高速串行、系统拓扑简单等特点被广泛用于各种领域。Altera公司的Arria II GX FPGA内集成了支持链式DMA传输功能的PCI Express硬核,适应了PCI Express总线高速度的要求。文中利用Jungo公司的WinDriver软件实现了链式DMA的上层应用设计。首先给出了链式DMA实现的基本过程,接着分析了链式DMA数据传输需要处理的几个问题,给出了相应的解决办法和策略。采用这些方法,保证了DAM数据传输的正确性,简化了底层FPGA应用逻辑的设计。

    标签: WinDriver DMA 链式

    上传时间: 2013-11-20

    上传用户:hanwudadi

  • JPEG2000数据压缩的FPGA实现

    高性能的数据压缩可以有效的减少数据对存储空间和通信带宽的要求,降低通信成本。为解决图像数据的高压缩性能问题,本文提出了基于JPEG2000标准的数据压缩系统的FPGA实现方案。相对于软件算法实现和其他硬件方法,采用FPGA硬件实现可降低系统复杂度提高性能。最终设计的IP核具有资源占用少,性能良好和便于扩展等优点,能够满足通信传输和照相设备等应用需求。

    标签: JPEG 2000 FPGA 数据压缩

    上传时间: 2013-12-17

    上传用户:cjl42111

  • 基于FPGA的钢丝绳漏磁无损检测系统设计

    提出一种以现场可编程门阵列(FPGA)为硬件核心的钢丝绳漏磁无损检测系统设计方案,设计了外围电路并对嵌入式IP软核进行了配置,利用C语言和VHDL硬件描述语言编写了检测系统软件程序。实验表明该系统具有功耗低、运算能力强、精度高、便于携带等优点。

    标签: FPGA 漏磁 无损检测 系统设计

    上传时间: 2013-11-17

    上传用户:taozhengxin

  • 基于Quartus II免费IP核的双端口RAM设计实例

      QuartusII中利用免费IP核的设计   作者:雷达室   以设计双端口RAM为例说明。   Step1:打开QuartusII,选择File—New Project Wizard,创建新工程,出现图示对话框,点击Next;

    标签: Quartus RAM IP核 双端口

    上传时间: 2014-12-28

    上传用户:fghygef