Modbus通信协议中CRC校验的快速C语言算法
上传时间: 2022-04-05
上传用户:
LED音乐频谱制作教程 原理图文件 参考设计源码利用 51 单片机制作 LED 频谱显示的原理: 1、选择一款具有高速 ADC 采样的单片机,采集音频信号的电压幅度,比如 WQX 推荐是 STC12C5A60S2.该单片机具有 8 通道 10 位 ADC 采样封装模块。每秒钟可以采样 25 万次。满足 我们的设计需要。传统的单片机开发板自带的 ADC0804 采样速度不能满足。不推荐。 2、采样结果,通过 FFT 运算,得出各种频段的幅度值。分别保存在 15 个字节的数组变量 中。我们人耳能够听到的极限频率是 20Hz--20KHz 。但是 我们平时的音乐歌曲的频段大概是 100Hz---4KHz(极少部分乐器的频率能达到 6K 以上)。所以,我们的显示频率范围定为 100Hz---4KHz 。 3、利用 IO 口驱动 8*15=120 颗 LED 组成的矩阵灯点。显示 15 个频段的幅度值。并且,多 添加一行作为平面,让效果更美观
标签: stc12c5a60s2 led 音乐频谱
上传时间: 2022-04-11
上传用户:默默
华为海思HI3512_3511的网络IP摄象机的参考设计电路包括原理图和PCB,ALLEGRO格式
上传时间: 2022-04-26
上传用户:XuVshu
AST2400芯片的官方参考设计原理图
标签: ast2400
上传时间: 2022-04-27
上传用户:
NXP LPC2214软件参考设计例程 -20例基础源码一 概述LPC2000 系列微控制器是基于ARM7TDMI-S 内核的32 位微控制器片内集成了支持400KHz 高速模式的硬件I2C 总线接口为了方便地对 I2C 从器件进行快速的正确的读写操作我们设计了LPC2000 系列微控制器I2C 软件包本软件包是硬件I2C 以主方式工作的只要用户调用接口函数并提供几个主要的参数即可轻松地完成I2C 总线外围器件的应用程序设计二 I2C 串行总线I2C 总线是PHILIPS 公司推出的芯片间串行数据传输总线2 根线(SDA SCL)即可实现完善的全双工同步数据传送能够十分方便地地构成多机系统和外围器件扩展系统I2C 器件是把I2C 的协议植入器件的I/O 接口使用时器件直接挂到I2C 总线上这一特点给用户在设计应用系统带来了极大的便利I2C 器件无须片选信号是否选中是由主器件发出的I2C从地址决定的而I2C 器件的从地址是由I2C 总线委员会实行统一发配三 软件包接口说明LPC2000 系列微控制器I2C 软件包采用中断方式进行处理提供了4 个接口函数分别为ISendByte() ISendStr() IRcvByte 和IRcvStr() 由于I2C 向量中断需要根据实际应用来设定(即VIC 的设置) 所以软件包中没有提供I2C 初始化的代码在调用I2C 软件包接口函数前用户程序要配置好I2C 总线接口(I2C 引脚功能和I2C 中断并已使能I2C 主模式)
上传时间: 2022-05-03
上传用户:fliang
该文档为TI DSP JTAG参考设计总结文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………
标签: ti
上传时间: 2022-05-07
上传用户:
Altera(Intel)_MAX10_10M02SCU169开发板资料硬件参考设计+逻辑例程.QM_MAX10_10M02SCU169开发板主要特征参数如下所示: 主控CPLD:10M02SCU169C8G; 主控CPLD外部时钟源频率:50MHz; 10M02SCU169C8G芯片内部自带丰富的Block RAM资源; 10M02SCU169C8G芯片逻辑单元数为2K LE; QM_MAX10_10M02SCU169开发板板载Silicon Labs的CP2102芯片来实现USB转串口功能; QM_MAX10_10M02SCU169开发板板载MP2359高效率DC/DC提供CPLD芯片工作的3.3V电源; QM_MAX10_10M02SCU169开发板引出了两排50p、2.54mm间距的排座,可以用于外接24Bit的TFT液晶屏、CY7C68013 USB模块、高速ADC采集模块或者CMOS摄像头模块等; QM_MAX10_10M02SCU169开发板引出了芯片的3路按键用于测试; QM_MAX10_10M02SCU169开发板引出了芯片的3路LED用于测试; QM_MAX10_10M02SCU169开发板引出了芯片的JTAG调试端口,采用双排10p、2.54mm的排针;
上传时间: 2022-05-11
上传用户:
Altera(Intel)_Cyclone10_10CL006开发板资料硬件参考设计+逻辑例程。QM_Cyclone10_10CL006开发板主要特征参数如下所示: 主控FPGA:10CL006YU256C8G; 主控FPGA外部时钟源频率:50MHz; 10CL006YU256C8G芯片内部自带丰富的Block RAM资源; 10CL006YU256C8G芯片逻辑单元数为6K LE; QM_Cyclone10_10CL006开发板板载MP2359高效率DC/DC提供FPGA芯片工作的3.3V电源; QM_Cyclone10_10CL006开发板引出了两排64p、2.54mm间距的排座,可以用于外接24Bit的TFT液晶屏、CY7C68013 USB模块、高速ADC采集模块或者CMOS摄像头模块等; QM_Cyclone10_10CL006开发板引出了芯片的3路按键用于测试; QM_Cyclone10_10CL006开发板引出了芯片的2路LED用于测试; QM_Cyclone10_10CL006开发板引出了芯片的JTAG调试端口,采用双排10p、2.54mm的排针;
上传时间: 2022-05-11
上传用户:qingfengchizhu
Artix-7 XC7A35T-DDR3开发板资料硬件参考设计资料QM_ XC7A35T开发板主要特征参数如下所示: 主控FPGA:XC7A35T-1FTG256C; 主控FPGA外部时钟源频率:50MHz; XC7A35T-1FTG256C芯片内部自带丰富的Block RAM资源,达到了1,800kb; XC7A35T-1FTG256C芯片逻辑单元数为33,280; QM _XC7A35T板载N25Q064A SPI Flash芯片,8MB(64Mbit)的存储容量; QM _XC7A35T板载256MB镁光的DDR3存储器,型号为MT41K128M16JT-125:K; QM _XC7A35T提供核心板芯片工作的3.3V电源,有一路3.3V的LED电源指示灯,板载高性能DC/DC芯片给FPGA 1.0V Core电压,DDR3 1.5V电压供电以及VDD_AUX的1.8V电压; QM _XC7A35T引出了两排2x32p、2.54mm间距的排座,可以用于外接24Bit的TFT液晶屏、CY7C68013 USB模块、高速ADC采集模块或者CMOS摄像头模块等; QM _XC7A35T引出了芯片的2路按键用于测试,其中一路用于PROGROM_B信号编程按钮; QM _XC7A35T引出了芯片的3路LED灯用于测试,其中一路LED为FPGA_DONE信号指示灯; QM _XC7A35T引出了芯片的JTAG调试端口,采用单排6p、2.54mm间距的排针;
标签: DDR3
上传时间: 2022-05-11
上传用户:shjgzh
Altera(Intel)_Cyclone_IV_EP4CE15_开发板资料硬件参考设计+逻辑例程Cyclone IV EP4CE15核心板主要特征参数如下所示:➢ 主控FPGA:EP4CE15F23C8N;➢ 主控FPGA外部时钟源频率:50MHz;➢ EP4CE15F23C8N芯片内部自带丰富的Block RAM资源;➢ EP4CE15F23C8N芯片逻辑单元数为15K LE;➢ Cyclone IV EP4CE15板载W25Q064 SPI Flash芯片,8MB字节的存储容量;➢ Cyclone IV EP4CE15板载Winbond 32MB的SDRAM,型号为W9825G6KH-6;➢ Cyclone IV EP4CE15核心板板载MP2315高效率DC/DC芯片提供FPGA芯片工作的3.3V电源;➢ Cyclone IV EP4CE15核心板引出了两排64p、2.54mm间距的排座,可以用于外接24Bit的TFT液晶屏、CY7C68013 USB模块、高速ADC采集模块或者CMOS摄像头模块等;➢ Cyclone IV EP4CE15核心板引出了芯片的3路按键用于测试;➢ Cyclone IV EP4CE15核心板引出了芯片的2路LED用于测试;➢ Cyclone IV EP4CE15核心板引出了芯片的JTAG调试端口,采用双排10p、2.54mm的排针;
上传时间: 2022-05-11
上传用户:zhanglei193