在EDA的MAX+PLUS II开发环境下用VHDL编写的全加器
上传时间: 2016-06-14
上传用户:tzl1975
Java写的一个mp3播放器 ,很好用的,界面也不错
上传时间: 2016-06-16
上传用户:luopoguixiong
用FPGA实现的ADC采样器,用VHDL编写,8个模拟信号通道地址,8位数据输出
上传时间: 2014-01-10
上传用户:星仔
SIP 揭密这本很经典的书。需要用超星阅读器打开。
上传时间: 2014-01-10
上传用户:aa54
用VHTL描述7段数码管器,输入为一个四位二进制,在数码管上显示数字的同时也显示这四位二进制。使用了port map语句
上传时间: 2016-06-17
上传用户:ruixue198909
用VHDL编写的一个出租车计费器,起步6元计2公里,此后每半公里计0.8元,停车等待每2.5分计0.8元。通过仿真,但未下载到CPLD测试
上传时间: 2016-06-18
上传用户:asddsd
2位A/D转换器ADS7804与51单片机的接口及程序设计用的是C语言
上传时间: 2014-01-14
上传用户:13681659100
用过采样和求均值提高ADC分辨率 很多应用需要使用模/数转换器 ADC 进行测量 这些应用所需要的分辨率取决于信号的动 态范围 必须测量的参数的最小变化和信噪比 SNR 因此 很多系统使用较高分辨率的片外ADC 然而也可以通过使用一些技术来达到较高的分辨率和SNR 本应用笔记介绍用过采样和求均值的方 法来提高模数转换的分辨率和SNR 过采样和求均值技术可以在不使用昂贵的片外ADC的情况下提 高测量分辨率 本应用笔记讨论如何使用过采样和求均值的方法来提高模/数转换 ADC 测量的分辨率 另 外 本文最后的附录A B和C分别给出了对ADC噪声的深入分析 最适合过采样技术的ADC噪声 类型和使用过采样和求均值技术的示例代码
上传时间: 2016-06-21
上传用户:hanli8870
这是用数据流来设计的8位比较器,很简单,也很使用,希望能有所帮助,谢谢批评指导
上传时间: 2016-06-22
上传用户:cxl274287265
这是一个用delphi开发的精美的vcd播放器,
上传时间: 2016-06-23
上传用户:ztj182002