虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

曼彻斯特

  • 基于VHDL语言实现的曼彻斯特解码。

    基于VHDL语言实现的曼彻斯特解码。

    标签: VHDL 语言 曼彻斯特 解码

    上传时间: 2013-12-08

    上传用户:康郎

  • 曼彻斯特编码技术用电压的变化表示0和1。规定在每个码元中间发生跳变。高→ 低的跳变表示0

    曼彻斯特编码技术用电压的变化表示0和1。规定在每个码元中间发生跳变。高→ 低的跳变表示0,低→ 高的跳变表示为1。每个码元中间都要发生跳变,接收端可将此变化提取出来作为同步信号,使接收端的时钟与发送设备的时钟保持一致

    标签: 曼彻斯特 变化 发生 编码技术

    上传时间: 2017-06-01

    上传用户:songnanhua

  • 通用曼彻斯特RFID读卡程序

    通用曼彻斯特RFID读卡程序,就是用4060加一些元件,就可以实现

    标签: RFID 曼彻斯特 程序

    上传时间: 2014-11-29

    上传用户:zhuyibin

  • 差分曼彻斯特码解码的verilog代码差分曼彻斯特码解码的verilog代码

    差分曼彻斯特码解码的verilog代码差分曼彻斯特码解码的verilog代码

    标签: verilog 差分 代码 曼彻斯特

    上传时间: 2017-07-02

    上传用户:it男一枚

  • 1553B曼彻斯特编解码程序,用于总线通信

    1553B曼彻斯特编解码程序,用于总线通信

    标签: 1553B 曼彻斯特 总线通信 编解码

    上传时间: 2013-12-13

    上传用户:凤临西北

  • 曼彻斯特编码与解码

    刚下载的曼彻斯特编码与解码文章,看着不错,分享给大家

    标签: 曼彻斯特 编码与解码

    上传时间: 2017-11-21

    上传用户:my_lcs

  • 关于曼彻斯特编解码Verilog代码

    关于曼彻斯特编解码Verilog代码,适合感兴趣的学习者学习,可以提高自己的能力,大家可以多交流哈

    标签: 曼彻斯特 编解码 Verilog

    上传时间: 2022-05-22

    上传用户:kent

  • 使用51单片机进行曼彻斯特编解码,

    使用51单片机进行曼彻斯特编解码,编码程序中有同步头,结束位设置,解码有查找同步头,有效跳变检测等程序,内有proteus仿真原理图.rar

    标签: 51单片机

    上传时间: 2022-06-28

    上传用户:

  • 基于FPGA的HDB3编译码设计.rar

    一般由信源发出的数字基带信号含有丰富的低频分量,甚至直流分量,这些信号往往不宜直接用于传输,易产生码间干扰进而直接影响传输的可靠性,因而要对其进行编码以便传输。传统的井下信号在传输过程中普遍采用曼彻斯特码的编解码方式,而该方式的地面解码电路复杂。FPGA(现场可编程门阵列)作为一种新兴的可编程逻辑器件,具有较高的集成度,能将编解码电路集成在一片芯片上,而HDB3码(三阶高密度双极性码)具有解码规则简单,无直流,低频成份少,可打破长连0和提取同步方便等优点。基于上述情况,本文提出了基于FPGA的}tDB3编译码设计方案。 该研究的总体设计方案包括用MATLAB进行HDB3编译码算法的验证,基于FPGA的HDB3码编译码设计与仿真,结果分析与比较三大部分。为了保证该设计的可靠性,首先是进行编译码的算法验证;其次通过在FPGA的集成设计环境QuartusⅡ软件中完成HDB3码的编译、综合、仿真等步骤,通过下载电缆下载到特定的FPGA芯片上,用逻辑分析仪进行时序仿真;最后将算法验证结果与仿真结果作一对比,分析该研究的可行性与可靠性。 研究表明,基于FPGA的HDB3编译码设计具有体积小,译码简单,编程灵活,集成度高,可靠等优点。

    标签: FPGA HDB3 编译码

    上传时间: 2013-05-26

    上传用户:teddysha

  • MVB1类设备控制器的FPGA设计

    本文对TCN中的MVB技术进行了研究,并在深入了解MVB的通信机制的基础上,提出了采用FPGA替代MVB控制器专用芯片的解决方法。根据TCN协议,连接在MVB上的设备可以分为5类,其中1类设备可以在不需要CPU的基础上实现自动通信,最为常用。本设计的目的就是采用FPGA替代MVB1类设备控制器。 文章采用自顶向下的模块化设计方法,根据MVB1类设备控制器要实现的功能,将设计划分为3个模块:发送模块、接收模块和MVB1类模式控制模块。其中发送模块又划分为位控制单元、CRC生成单元、FIFO单元和曼彻斯特编码单元等。接收模块又划分为帧起始检测单元、时钟恢复单元、帧分界符检测单元、数据译码单元、CRC校验单元、译码控制单元和长度错误检测单元等。MVB1类模式控制模块又划分为报文错误处理单元、主帧寄存器单元、TM控制单元和主控单元等。上述各模块的RTL级设计都是采用硬件描述语言Verilog实现的。

    标签: MVB1 FPGA 设备 控制器

    上传时间: 2013-07-21

    上传用户:dengzb84