1、 设计一个简易电子琴。要求能演奏的音域为中音的 1 到高音的 1。 2、 用GW48-PK2中的8个按键作为琴键。 3、 GW48-PK2中有扬声器。 4、 可以使用GW48-PK2上的12MHz作为输入时钟信号。
上传时间: 2017-02-05
上传用户:pinksun9
分频器的vhdl描述,在源代码中完成对时钟信号CLK的2分频,4分频,8分频,16分频
上传时间: 2014-01-16
上传用户:奇奇奔奔
基于Quartus II的数控分频器的项目设计,实现对时钟信号的任意进制分频,包含了项目文件和VHDL源代码
上传时间: 2017-07-18
上传用户:yangbo69
根据相关的单片机材料,利用所学的单片机知识,结合DVCC系列单片机微机仿真实验系统中的软件和硬件(集成电路芯片8032,七段数码管,开关电路及时钟信号电路,按键等),编写能够实现该项目的软件程序,最后将软、硬件有机的结合起来,进行有效的调试,达到完成该实验课程设计的目的要求
上传时间: 2014-01-11
上传用户:wyc199288
2812SPI 的标准SpI历程,包括了时钟信号设定,SPI-A的外设端口的配置。采用中断控制方式。
上传时间: 2014-12-05
上传用户:fredguo
用VHDL编的一个程序,用来控制时钟信号的频率
上传时间: 2013-12-23
上传用户:hongmo
利用EDA工具MAX-PlusII的VDHL输入法,输入VHDL程序,实现2位计数器,在七段译码器上以十进制显示:0、1、2、3、0、...。时钟信号使用83管脚。采用自动机状态转换方式设计该计数器;建立相应仿真波形文件,并进行波形仿真;分析设计电路的正确性。
标签: MAX-PlusII VDHL EDA 输入法
上传时间: 2014-01-25
上传用户:ZJX5201314
函数发生器通常是一块电子测试设备或软件用于在很宽的频率范围内产生不同类型的电波形。一些由函数发生器产生的最常见的波形是正弦,方形,三角形和锯齿形。这些波形可以重复单次(或任何一个内部或外部触发源,需要一种集成电路用于产生时钟信号),也可以被描述的函数发生器电路。 虽然函数发生器包括音频和射频频率,它们通常不适用于低失真或稳定频率的信号的应用。当这些特性是必需的,其他的信号发生器会更合适。 一些函数发生器可以锁相到外部信号源(可能是一个参考频率)或另一个函数发生器。 某些函数发生器被用于功能的开发,测试和维修电子设备。例如,她们可能被用于信号源测试误差信号放大器或介绍年到控制回路。 内容
标签: 函数发生器
上传时间: 2015-04-27
上传用户:q1137205134
系统时钟概述 整个时钟电路的原理框图。 时钟电路的原理框图 在使用有源晶振作为外部的时钟源时,DSP片内的晶体振荡电路会被旁路,外部的时钟信号有XCLKIN管脚输入DSP。看门狗定时器取OSCCLK信号作为其输入。C28x的内核会将输入的CLKIN信号转换为SYSCLKOUT信号(这就是通常我们提到的那些150MHz的信号)。SYSCLKOUT主要用来为DSP片上的一些...
上传时间: 2016-06-06
上传用户:1425564266
简单设计拔河游戏机包含六个模块 1. 按键模块:定义输入输出及按键模块。 2. 按键消抖模块:给每个按键两个状态,保证按键产生的信号可以消除抖动稳定,给所定按键两个状态,一个前状态,一个后状态,当时钟时钟的脉冲沿来临时,将按键状态赋值给前状态,设置定时器,当计数计满后,前状态值赋给后状态,按键输出值为前状态和后状态的取反的并。 3. 时钟分频模块:将Basys3的100M系统时钟分频成为周期为10ms,100Hz频率 4. 比较模块:由分频后的时钟信号模块控制按键信号模块,之后进入比较模块,若A的脉冲数大于B,则Led向A代表方向移动,反之则向B代表方向移动,若相等则不动。由Led的位置决定使能端的开启与关闭,若移动至A或B的顶端,则使能端控制Led无法再移动。除此还要设计计数器并可以显示在数码管上记下获胜者的盘数。 5. LED移动模块:在选定一定的时间周期内,检测按键A与按键B的产生的脉冲个数,进行比较,若A的脉冲数量大于B,则Led向A方向移动,反之则向B方向移动,若相等则不动。 6. 译码模块:将得到的信号t转化为Led的显示,最后赋值给Led输出端口,并且由数码管显示胜利的一方 。
标签: verilog
上传时间: 2020-05-19
上传用户:lzj007