时钟产生
共 84 篇文章
时钟产生 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 84 篇文章,持续更新中。
基于遗传变异蚁群算法的机器人路径规划的改进
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">针对基本蚁群算法在机器人路径规划问题中容易陷入局部最优的问题,提出了一种改进的蚁群算法,利用遗传算法加入了变异因子使最优路径产生变异,从而降低了蚁群算法
CoolMos的原理、结构及制造
对于常规VDMOS器件结构, Rdson与BV存在矛盾关系,要想提高BV,都是从减小EPI参杂浓度着手,但是外延层又是正向电流流通的通道,EPI参杂浓度减小了,电阻必然变大,Rdson增大。所以对于普通VDMOS,两者矛盾不可调和。<br />
但是对于COOLMOS,这个矛盾就不那么明显了。通过设置一个深入EPI的的P区,大大提高了BV,同时对Rdson上不产生影响。为什么有了这个深入衬底的P区
一种带振幅调节的晶体振荡器
<span id="LbZY">设计了一种带振幅控制的晶体振荡器,用于32 768 Hz的实时时钟。振幅调节环采用源接地振荡器形式来得到高的频率稳定性和低的功耗。使用MOS管电阻有效的减小了版图面积。电路在0.35 μm、5 V CMOS工艺上实现,仿真和测试结果都能满足设计要求。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/31-
16位高速模数转换模块的设计及其动态性能测试
本文结合研究所科研项目需要,基于16 位高速ADC 芯片LTC2204,设计了一种满足课题要求的高速度高性能的16 位模数转换板卡方案。该方案中的输入电路和时钟电路采用差分结构,输出电路采用锁存器隔离结构,电源电路采用了较好的去耦措施,并且注重了板卡接地设计,使其具有抗噪声干扰能力强、动态性能好、易实现的特点。<br />
<img alt="" src="http://dl.eeworm.com
基于MATLAB数字信号处理论文最终
随着信息技术的不断发展,数字信号处理已成为一个极其重要的学科和技术领域,在通信、语音、图像、遥感、生物工程等众多领域得到了广泛的应用。数字信号处理的核心内容主要是信号的获取、传输和处理、识别及综合等。信号是信息的载体,系统是信息处理的手段。因此,为了更好的研究信号和系统的基本理论与方法,使同学们更好地理解和掌握数字信号处理的理论知识,在实验过程中,借助MATLAB这个平台来进行辅助设计。 MATL
占空比可调矩形波产生电路
占空比可调矩形波产生电路 multisim仿真
多时钟域的异步信号的参考解决
多时钟域的异步信号的参考解决
电感和磁珠的区别及应用场合和作用
<P style="WORD-BREAK: break-all; LINE-HEIGHT: 16.7pt"><FONT face=宋体>磁珠由氧磁体组成,电感由磁心和线圈组成,磁珠把交流信号转化为热能,电感把交流存储起来,缓慢的释放出去。<p></p></FONT></P>
<P style="WORD-BREAK: break-all; LINE-HEIGHT: 16.7pt"><FONT fa
使用时钟PLL的源同步系统时序分析
使用时钟PLL的源同步系统时序分析<BR>一)回顾源同步时序计算<BR>Setup Margin = Min Clock Etch Delay – Max Data Etch Delay – Max Delay Skew – Setup Time<BR>Hold Margin = Min Data Etch Delay – Max Clock Etch Delay + Min Delay Skew
MT-012 ADC需要考虑的交调失真因素
交调失真(IMD)是用于衡量放大器、增益模块、混频器和其他射频元件线性度的一项常用 指标。二阶和三阶交调截点(IP2和IP3)是这些规格参数的品质因素,以其为基础可以计算 不同信号幅度下的失真积。虽然射频工程师们非常熟悉这些规格参数,但当将其用于ADC 时往往会产生一些困惑。本教程首先在ADC的框架下对交调失真进行定义,然后指出将 IP2和IP3的定义应用于ADC时必须采取的一些预防措施。
占空比不可调矩形波产生电路 multisim 仿真
占空比不可调矩形波产生电路 multisim 仿真
E54显示器整机线路分析
经整流桥整流出的直流电压 110V,由D906 整流,经R911,R912 后,再由C911 滤波,到UC3842 的⑦脚,当⑦脚,当⑦脚电压在16V-34V 之间时,UC3842 开始工作,此时⑧脚有了5V 的基准电压,⑥脚输出脉冲,使开关管Q901 导通,此时,变压器初级线圈(4-6)有电流产生,产生感应电动势,根据互感原理,初级线圈(1-2)也产生感应电压,经R913,D910 整流C911
数字隔离器为工业电机驱动应用带来性能优势
<div>
工业电机驱动中使用的电子控制必须能在恶劣的电气环境中提供较高的系统性能。电源电路会在电机绕组上导致电压沿激增现象,而这些电压沿则可以电容耦合进低电压电路之中。电源电路中,电源开关和寄生元件的非理想行为也会产生感性耦合噪声。控制电路与电机和传感器之间的长电缆形成多种路径,可将噪声耦合到控制反馈信号中。高性能驱动器需要必须与高噪声电源电路隔离开的高保真反馈控制和信号。在典型的驱动系统中,
谐波电流抑制
<P class=MsoNormal style="TEXT-JUSTIFY: inter-ideograph; MARGIN: 0cm 0cm 0pt; LAYOUT-GRID-MODE: char; TEXT-ALIGN: justify; mso-pagination: none"><FONT size=3>本文阐述电视机、显示器和微机等产品的谐波电流产生原因,介绍抑制谐波电流的方法及设计时
数字钟实验电路的设计与仿真
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">基于Multisim 10 软件对数字钟电路进行设计和仿真。采用555定时器产生秒时钟信号,用时钟信号驱动计数电路进行计数,将计数结果进行译码,最终在L
AN-741鲜为人知的相位噪声特性
<p>
</p>
<div>
关于相位噪声专题的信息有很多,包括相位噪声特性1、相位噪声测量方法2以及它对系统性能的影响3。众所周知,振荡器和时钟的相位噪声已成为导致现代无线电系统性能降低的因素之一。然而,大多数传统相位噪声分析仅将重点放在单载波无线电系统中正弦波信号的降低,而相位噪声对多载波接收机、宽带系统或数字无线电的影响则很少涉及。本应用笔记将讨论一些与数据采样系统相位噪声有
更改ADM1073的电流限值
<div>
ADM1073 –48 V热插拔控制器,可通过动态控制置于电源路径中外部N沟道FET上的栅极电压,精确限制该电源产生的电流。内部检测放大器可以检测连接在电源VEE和SENSE引脚之间的检测电阻上的电压。该电平体现了负载电流水平。检测放大器具有100 mV (±3%)的预设控制环路阈值。这意味着当检测电阻上检测到100 mV的电压时,电流控制环路就会调节负载电
利用看门狗提高系统可靠性
看门狗是一个计数器,它需要在一定的看门狗延时周期内被清零,如果没有清零动作,看门狗电路将产生一个复位信号使系统重新启动或建立一个非屏蔽终端、执行故障恢复子程序。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/829019-12030G6040S57.jpg" style="width: 336px; height: 179px; " /><
压控振荡器(可编程时钟振荡器)
压控振荡器(可编程时钟振荡器)
实现UXGA解决方案的双通道AD9884A设计准则
<div>
借助AD9884A,利用一种双芯片“乒乓”配置可以实现超过140 MHz的像素时钟速率。双芯片解决方案与交替像素采样解决方案的不同之处在于,前者可以维持全速刷新率。双通道AD9884A设计有多种实现方式。本应用笔记旨在让用户了解在实现这种乒乓配置时需要考虑的因素。相关变量包括布局和路由限制、时钟选择、图形控制要求和最高速率要求等。<br />
<img al