时钟产生
共 84 篇文章
时钟产生 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 84 篇文章,持续更新中。
功率MOSFET并联应用
从线路布线和参数配置等方面分析了导致MOSFET并联时电压和电流不均衡的原因,并联MOSFET易产生振荡的原因作了详细的分析,并辅以仿真说明振荡产生的原因。
AN-1064了解AD9548的输入基准监控器
<p>
</p>
<div>
如AD9548数据手册所述,AD9548的输入端最多可支持八个独立参考时钟信号。八路输入各有一个专用参考监控器,判断输入参考信号的周期是否满足用户要求。图1是参考监控器和必要支持元件的框图。参考监控器测量输入参考信号的周期,并声明信号是过慢还是过快,即表示参考信号有误。该信息保存在参考状态寄存器内(各参考监控器具有用户可读取的专用状态寄存器)。虽然参考
时钟抖动和相位噪声对采样系统的影响
如果明智地选择时钟,一份简单的抖动规范几乎是不够的。而重要的是,你要知道时钟噪声的带宽和频谱形状,才能在采样过程中适当地将它们考虑进去。很多系统设计师对数据转换器时钟的相位噪声和抖动要求规定得不够高,几皮秒的时钟抖动很快就转换成信号路径上的数分贝损耗。<br />
<img alt="" src="http://dl.eeworm.com/ele/img/177094-12050Q52953630
COOLMOS_原理结构
看到不少网友对COOLMOS感兴趣,把自己收集整理的资料、个人理解发出来,与大家共享。个人理解不一定完全正确,仅供参考。COOLMOS(super junction)原理,与普通VDMOS的差异如下:<br />
对于常规VDMOS器件结构,大家都知道Rdson与BV这一对矛盾关系,要想提高BV,都是从减小EPI参杂浓度着手,但是外延层又是正向电流流通的通道,EPI参杂浓度减小了,电阻必然变大,R
常用D/A转换器和A/D转换器介绍
<p>
常用D/A转换器和A/D转换器介绍</p>
<p>
下面我们介绍一下其它常用D/A转换器和 A/D 转换器,便于同学们设计时使用。</p>
<p>
1. DAC0808</p>
<p>
图 1 所示为权电流型 D/A 转换器 DAC0808 的电路结构框图。用 DAC0808 这类器件构 成的 D/A转换器,需要外接运算放大器和产生基准电流用的电阻。DAC0808
在AD9981上实现自动失调功能
<div>
AD9981是首款集成自动失调功能的显示电子器件(DEPL)。自动失调功能通过计算所需的失调设置来工作,从而在箝位期间产生给定的输出代码。当自动失调使能时(寄存器0x1B:5 = 1),寄存器0x0B-0x10的设置由自动失调电路用作期望的箝位代码(或目标代码),而非失调值。电路会在箝位后(但仍在“后肩”期间)输出代码和目标代码作比较,然后上调或下调失调以进行
IBIS模型之第2部分-IBIS模型总质量的确定
<div>
本文是三部曲系列文章的第 2 部分。第 1 部分(请见参考文献 1)讨论了数字输入/输出缓冲器信息规范 (IBIS) 仿真模型的基本要素,以及它们在 SPICE 环境中的产生过程。本文(第 2 部分)将研究 IBIS 模型正确性检测。第 3 部分将刊登在后续《模拟应用期刊》上,其将介绍 IBIS 用户如何对印刷电路板 (PCB)开发阶段出现的信号完整性问题进行研究。<br />
<
ADC的九个关键指标
<p>
</p>
<p>
模拟转换器性能不只依赖分辨率规格</p>
<p>
大量的模数转换器(ADC)使人们难以选择最适合某种特定应用的ADC器件。工程师们选择ADC时,通常只注重位数、信噪比(SNR)、谐波性能,但是其它规格也同样重要。本文将介绍ADC器件最易受到忽视的九项规格,并说明它们是如何影响ADC性能的。</p>
<p>
1. SNR比分辨率更为重要。</
5 Gsps高速数据采集系统的设计与实现
<p>
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">以某高速实时频谱仪为应用背景,论述了5 Gsps采样率的高速数据采集系统的构成和设计要点,着重分析了采集系统的关键部分高速ADC(analog to digital,模数转换器)的设计、系统采样时钟设计、模数
MT-019 DAC接口基本原理
本教程概述与内置基准电压源、模拟输出、数字输入和时钟驱动器的DAC接口电路相关的 一些重要问题。由于ADC也需要基准电压源和时钟,因此本教程中与这些主题相关的大多 数概念同样适用于ADC。
PID控制原理详解
<p>
比例控制(P)是一种最简单的控制方式。其控制器的输出与输入误差信号成比例关系。根据设备有所不同,比例带一般为2~10%(温度控制)。但是,仅仅是P 控制的话,会产生下面将提到的off set (稳态误差),所以一般加上积分控制(I),以消除稳态误差。</p>
<p>
<img alt="" src="http://dl.eeworm.com/ele/img/319641-1201161
负反馈放大电路自激的概念
<P> 负反馈放大电路之所以能够产生自激振荡,是因为在放大电路中存在 RC 环节。于是在放大电路的高频或低频段会产生附加相移DjAF ,如DjAF的足够大,使负反馈变成正反馈。</P>
基于F1596的乘积型混频器电路设计与实现
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">针对混频器在接收机电路中的重要性,设计实现了一种基于F1596的乘积型混频器电路。为使该电路能够输出频率稳定的信号,在电路设计中采用鉴频器取样控制VCO
一种改进的线性图像插值算法
<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">针对传统的双线性插值法在对图像进行插值后会不可避免的产生边缘模糊的问题,提出了一种改进的线性插值法,该算法首先把待插值点分为三类,然后分别选取合适的已知
ADC需要考虑的交调失真因素
<p>
</p>
<div>
交调失真(IMD)是用于衡量放大器、增益模块、混频器和其他射频元件线性度的一项常用指标。二阶和三阶交调截点(IP2和IP3)是这些规格参数的品质因素,以其为基础可以计算不同信号幅度下的失真积。虽然射频工程师们非常熟悉这些规格参数,但当将其用于ADC时往往会产生一些困惑。本教程首先在ADC的框架下对交调失真进行定义,然后指出将IP2和IP3的定义应用于A
最优噪声整形滤波器的设计
在需要对信号进行再量化的场合,可以通过加入dither来避免小信号再量化所产生的谐波失真,但同时会使噪声功率增加。这种情况下,可以利用人耳的心理声学特性,通过噪声整形来降低噪声的可闻性,提高实际的信噪比,改善音质。本文提出了两种新的设计最优噪声整形滤波器的方法-遗传算法和非线性优化算法,并分别实现了原采样率下和过采样率下基于心理声学模型的最优噪声整形滤波的设计。结果证明,该方法灵活方便、实现效果良
黑魔书(逻辑门的高速特性)pdf下载
在数字设备的设计中,功耗、速度和封装是我们主要考虑的3个问题,每位设计者都希望<BR>功耗最低、速度最快并且封装最小最便宜,但是实际上,这是不可能的。我们经常是从各种型号<BR>规格的逻辑芯片中选择我们需要的,可是这些并不是适合各种场合的各种需要。<BR>当一种明显优于原来产品的新的技术产生的时候,用户还是会提出各方面设计的不同需<BR>求,因此所有的逻辑系列产品实际上都是功耗、速度与封装的一种折
时钟分相技术应用
<p>
摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。<br />
关键词: 时钟分相技术; 应用<br />
中图分类号: TN 79 文献标识码:A 文章编号: 025820934 (2000) 0620437203<br />
时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的<br />
性能。尤其现代电子系统对性
多制式数字视频信号转换电路的开发实践
<p>
</p>
<div>
介绍了多制式数字视频信号转换电路的实验设计。其主要功能是对模拟视频信号进行解码和数字化,并作隔行/逐行转换、尺度变换、帧频转换等处理,同时为PDP整机提供行、场同步信号以及消隐和时钟信号等。
三态门总线传输电路的Multisim仿真方案
<span id="LbZY">基于探索仿真三态门总线传输电路的目的,采用Multisim10仿真软件对总线连接的三态门分时轮流工作时的波形进行了仿真实验测试,给出了仿真实验方案,即用Multisim仿真软件构成环形计数器产生各个三态门的控制信号、用脉冲信号源产生各个三态门不同输入数据信号,用Multisim仿真软件中的逻辑分析仪多踪同步显示各个三态门的控制信号、数据输入信号及总线输出信号波形,结