FPGA和CPLD设计时的经验和大家一共分享,开发FPGA时很好的资料
上传时间: 2013-09-01
上传用户:Shaikh
无沦是用离散逻辑、可编程逻辑,还是用全定制硅器件实现的任何数字设计,为了成功地操\r\n作,可靠的时钟是非常关键的。设计不良的时钟在极限的温度、电压或制造工艺的偏差情况下将\r\n导致错误的行为,并且调试困难、花销很大。 在设计PLD/FPGA时通常采用几种时钟类型。时钟可\r\n分为如下四种类型:全局时钟、门控时钟、多级逻辑时钟和波动式时钟。多时钟系统能够包括上\r\n述四种时钟类型的任意组合。
上传时间: 2013-09-04
上传用户:yelong0614
Cadence基础培训(全定制集成电路设计的整个流程)
上传时间: 2013-09-05
上传用户:685
中文平台在PCB中放置字符串时选择SERF字体可显示中文但打印时乱码。\r\n在PCB中打印中文可使用汉字PCBHZ补丁。\r\n步骤:\r\n 1,安装中文平台;\r\n 2,将PCBHZ文件包放入Altium2004根目录;\r\n 3, 将DXP.RCS文件放入C:\\Documents and Settings\\个人文件夹\\Application Data\\Altium2004目录 \r\n 4,重新启动DXP2004.\r\n 5,在PCB界面中加载PCBHZ文件包中的hanzi库文件;\
上传时间: 2013-09-16
上传用户:金宜
学习pcb相关软件时我个人认为最重要的是在布线,这是一本专门关于protel99的pcb布线的书(原理图部分也公布在此网站上了)
上传时间: 2013-09-18
上传用户:tianyi223
主要介绍仿真时可能出现的问题和应该注意的事项.
标签: 仿真
上传时间: 2013-09-29
上传用户:wvbxj
该款立体声调制度监视仪/分析仪可以保证FM发射记优质工作和 FM 电台保持在最大的调制电平或对发射机的性能进行检测。根据全美和国际标准,该款监视仪特设频率合成的RF预选器,可按50KHZ档预选频率。精确 的 基带解调,PLL 立体声信道解码,线性相位滤波器,为监视调制度电平和性能的检测提供了全面的方便的测试。多路音频输入可供检测和外接失真仪。该款仪器外接天线时可与低电平 RF输入端连接,也可经传输线耦合到高电平 RF输入端。
上传时间: 2013-11-15
上传用户:skhlm
数字密码锁专用集成电路的设计
上传时间: 2013-11-11
上传用户:894448095
先进的系统架构和集成电路设计技术,使得模数转换器 (ADC) 制造商得以开发出更高速率和分辨率,更低功耗的产品。这样,当设计下一代的系统时,ADC设计人员已经简化了很多系统平台的开发。例如,同时提高ADC采样率和分辨率可简化多载波、多标准软件无线电系统的设计。这些软件无线电系统需要具有数字采样非常宽频范围,高动态范围的信号的能力,以同步接收远、近端发射机的多种调制方式的高频信号。同样,先进的雷达系统也需要提高ADC采样率和分辨率,以改善灵敏度和精度。在满足了很多应用的具体需求,ADC的主要性能有了很大的提高的同时,ADC的功耗也有数量级的下降,进一步简化了系统散热设计和更小尺寸产品的设计。
标签: FemtoCharge ADC 高分辨率 低功耗
上传时间: 2013-10-22
上传用户:meiguiweishi
肖特基二极管SR520-SR5100
上传时间: 2013-11-04
上传用户:fdfadfs