提出了一种基于FPGA的时钟跟踪环路的设计方案,该方案简化了时钟跟踪环路的结构,降低了时钟调整电路的复杂度。实际电路测试结果表明,该方案能够使接收机时钟快速准确地跟踪发射机时钟的变化,且时钟抖动小、稳准度高、工作稳定可靠。
上传时间: 2014-12-28
上传用户:498732662
目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构,从而使全局时钟到达芯片内部的所有可配置单元(CLB)、I/O单元 (IOB)和选择性块RAM(Block Select RAM)的时延和抖动都为最小。为了适应复杂设计的需要,Xilinx的FPGA中集成的专用时钟资源与数字延迟锁相环(DLL)的数目不断增加,最新的 Virtex II器件最多可以提供16个全局时钟输入端口和8个数字时钟管理模块(DCM)。与全局时钟资源相关的原语常用的与全局时钟资源相关的Xilinx器件原语包括:IBUFG、IBUFGDS、BUFG、BUFGP、BUFGCE、 BUFGMUX、BUFGDLL和DCM等,如图1所示。
上传时间: 2014-01-01
上传用户:maqianfeng
莱姆新型Rogowski线圈分裂铁芯电流传感器。
上传时间: 2013-11-22
上传用户:1079836864
u-boot 也是部分龙芯平台使用的bootloader,此文档主要讲解uboot如何往龙芯平台移植,由于往新的cpu移植代码需要很多cpu方面知识,所以此文档也是了解龙芯cpu内部结构的好的着手点。
上传时间: 2014-12-29
上传用户:浩子GG
芯嵌stm32开发板教程
上传时间: 2013-11-13
上传用户:a296386173
芯嵌stm32开发板教程
上传时间: 2014-12-29
上传用户:kongrong
芯嵌stm32开发板教程
上传时间: 2013-10-19
上传用户:Divine
芯嵌stm32开发板教程
上传时间: 2013-10-28
上传用户:谁偷了我的麦兜
芯嵌stm32开发板教程
上传时间: 2013-10-09
上传用户:JIMMYCB001
芯嵌stm32开发板教程
上传时间: 2014-12-30
上传用户:liuchee