虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

无线<b>测试系统</b>

  • 无线通信中射频功率放大器预失真技术研究.rar

    正交频分复用(OFDM)技术由于具有频谱利用率高、抗多径能力强等突出优点,因此在高速无线通信领域得到了广泛的应用。但是,OFDM信号具有较高的峰平比(PAPR),受功率放大器(简称功放)非线性效应的影响,产生信号带内失真和带外频谱扩展,从而导致系统性能下降。因此,功放线性化技术,对于无线通信技术的发展具有重要的意义。其中,数字预失真技术以其准确性、复杂度、自适应性等方面良好的综合性能,已经成为最具发展潜力的功放线性化技术。本文深入研究了适用于无线通信OFDM系统的数字预失真技术,研究内容主要涉及:功率放大器预失真模型构造、预失真模型参数辨识、OFDM系统预失真方案设计等方面。 本文主要研究工作与创新点总结如下: 1.针对现有无记忆多项式预失真器在输出回退(OBO)减小时的性能受限问题,基于分段非线性补偿的思想,提出了一种动态系数多项式预失真方法。动态系数多项式具有多组系数,随着输入信号幅度的变化,多项式选取不同的系数组合,从而降低非线性补偿的误差;文中讨论了动态系数多项式模型的构造方法,并且给出了基于直接学习结构的简化递归系数估计算法。

    标签: 无线通信 射频功率放大器 技术研究

    上传时间: 2013-04-24

    上传用户:sa123456

  • 超级电容器恒流测试电源.rar

    超级电容器是一种介于电池和静电电容之间的新型储能元件,其功率密度比电池高数十倍,能量密度比静电电容高数十倍。具有充放电速度快、对环境无污染、循环寿命长等优点,有希望成为21世纪的新型绿色能源。 设计了一个主回路以BUCK降压电路为主,控制回路以单片机89C51为核心的超级电容器充放电测试系统,用于测试超级电容器充放电性能。本系统通过检测超级电容器的端电压、电流和温度,并将采集到的信号由ADC0809转换为数字信号,送入89C51分析处理后,再经DAC0832输出,调节脉宽调制器TL494的电压信号,调整PWM的输出值,控制BUCK转换电路中MOSFET功率开关的占空比,从而改变输出直流电压的大小,实现恒流控制。超级电容器充电方法采用分阶段恒流充电,依照充电状态的不同,适时调整充电电流大小,避免过充电造成超级电容器损害。在其控制方法和实现手段上,主要通过单片机的设定值与实测值的比较来控制电路的输出,也可以通过模糊控制技术来实现,并用MATLAB进行了仿真实验,仿真结果证明采用模糊控制能够取得更好的效果。在整个系统的保护功能方面,采用了过压、过流以及过热等的保护方法,实现软硬件对系统的保护。 利用本测试系统可以对超级电容器进行恒电流充放电,其充放电曲线基本上呈现线性。模糊控制能针对电容器充电状态的不同,适时给予不同的充电电流,不至于发生大电流过充造成超级电容器受损的情况,确保使用寿命。 解决了系统的电磁兼容,从而能够保证系统能够安全可靠地工作。在电路装置硬件电路、软件以及印制电路板设计中所采取了一些抗干扰措施,可以有效地预防一些干扰带来的误差,提高了系统的可靠性和稳定性。

    标签: 超级电容器 恒流 测试电源

    上传时间: 2013-04-24

    上传用户:Kecpolo

  • 基于ZIGBEE的嵌入式自动抄表系统的研究.rar

    近年来,近距离无线传输技术是发展最快、最引入注目的技术,而ZigBee恰恰是填补了低速率无线通信技术的空缺,与其他标准在应用上相得益彰。它专注于近距离传输,成本低、同时入门槛也低,虽然其出现较晚,但目前已经得到人们越来越多的关注,成为无线技术研究的一个新热点。 本文在详细分析了传统的抄表方式和无线抄表系统的发展状况以及相关的无线数据传输技术的基础上,提出了基于ZigBee技术的无线抄表系统的方案。论文在研究ZigBee组网技术的基础上,设计了基于ZigBee开发平台的无线嵌入式抄表系统,编写了相应的软件,完成了相应的调试和分析,并进行了系统的可靠性、实时性和安全性等问题分析。为了减少系统由于节点路由而造成的功耗损耗过大的问题,本文在组网应用过程中采用Tree+AODVjr的路由算法,从而保持系统能够保持较小功耗的情况下进行数据的多跳路由,同时以ARM S3C2410为核心实现了基站设计,实现小区电表数据的集中采集,并通过GPRS/GSM模块实现基站和抄表中心的数据传输和实时控制,在此基础上,对抄表系统软件也进行了相应的设计。 通过单点对单点、星形网络数据传输实验,取得了相应的实验数据,对于协议的特点、系统可靠性和功耗情况有了整体把握,为今后ZigBee技术的进一步研究和应用打下了坚实基础。 实验结果显示,本文提出的方案切实可行,并且采用ZigBee技术具有节约资源、操作方便、可靠性高而且易于管理等特点,基站和系统利用较为成熟的GPRS/GSM网络技术进行通讯,既满足了实时性要求,又降低了成本。

    标签: ZIGBEE 嵌入式 自动抄表系统

    上传时间: 2013-06-27

    上传用户:kjgkadjg

  • 光伏阵列ⅠⅤ特性曲线测试设备研究.rar

    光伏阵列是光伏系统的重要组成部分,它决定了光伏系统的发电量,同时也是光伏系统成本的主要部分。因此合理配置光伏阵列,提高光伏阵列的利用效率一直是光伏系统设计的研究重点,也是降低光伏系统发电成本的重要措施。本文采用了可变电子负载现场测试方法,设计并研制出基于Philips公司的LPC2214的光伏阵列测试仪样机。本文主要工作及创新在于: 1.在基于LPC2214测试控制部分的硬件电路设计中,为电压和电流的采样各设置了四路不同量程的采样通道。采样时系统自动选择最合适的量程,提高电压和电流大范围测量时的精度; 2.通过对系统进行一次预采样来确定光伏阵列的开路电压和短路电流。预采样的方法只需要使可变电子负载完成一次由阻值为零到阻值为无穷大的操作; 3.对测试得到的数据首先将电压值进行从小到大的升序重组,其对应的电流值采用lagrange中值法对进行数字滤波处理,从而消除由于偶然出现的脉冲性干扰所引起的采样值偏差; 4.对辅助电源、测试控制电路和液晶显示进行了一体化的设计,使光伏阵列特性的测量和显示可以在本测试仪上一次完成; 5.本测试仪样机可以利用光伏阵列的数学模型以及测量的实时数据对光伏阵列的特性曲线进行预估和分析。 通过对光伏阵列进行实际测量,得到的实验结果表明:该样机测试系统运行稳定、携带方便、测量精度较高、一次完整的测试只需14ms左右,测试速度快,并且测量得到的伏安特性可以在液晶上直接以曲线的形式显示,使测得的阵列特性更为直观,能满足工程应用的需要。

    标签: 光伏阵列 特性曲线 测试设备

    上传时间: 2013-04-24

    上传用户:fairy0212

  • 高频逆变电源并联控制策略的研究.rar

    由于传统供电系统的固有缺陷,当单台电源供电时,一旦发生故障可能导致整个系统瘫痪,造成不可估计的损失。逆变电源并联技术是提高逆变电源运行可靠性和扩大供电容量的重要手段。并联技术可以提高逆变电源的通用性和灵活性,使系统设计、安装、组合更加方便,使可靠性进一步提高。 本文主要研究逆变电源输出的数字控制技术,以及逆变电源的并联控制策略,以改善逆变电源的输出性能,提高逆变电源的可靠性,并为分布式发电系统提供最基本的单元模块。本系统采用高频逆变技术,主电路前级采用BOOST升压,后级采用半桥逆变电路,以TI公司的TMS320F2806DSP为主控核心实现了系统的控制功能。本文主要研究内容如下: 1.首先介绍了当前的适合逆变电源的控制策略,分析了这些控制策略的优缺点,介绍了当前的适用于逆变电源并联运行的控制策略,并简单介绍了它们的原理; 2.介绍了逆变电源无线并联的关键技术,依据下垂并联控制的数学模型,对并联系统的功率下垂特性、功率解耦控制思想等方面进行了详细的分析; 3.通过对当前逆变电源控制策略的分析、研究,对所选的逆变电源主电路进行数学建模,设计了逆变电源三闭环调节控制器,并通过Matlab仿真工具进行仿真,验证了该控制策略的可行性; 4.建立了单相逆变电源无线并联控制系统的MATLAB仿真模型,并通过仿真实验对其进行了验证分析,结果表明:该基于下垂法控制的无线并联方案可以使系统实现对输出有功功率、无功功率和谐波功率的良好控制; 5.采用DSP为主控芯片,设计并制作了单相无线并联型逆变电源样机,给出并联型逆变单元输出滤波电感参数选择的工程设计方法和原则,并对上述的三闭环控制策略进行了实验测试,实验结果良好。

    标签: 高频逆变电源 并联控制 策略

    上传时间: 2013-04-24

    上传用户:1079836864

  • 基于FPGA的ADC并行测试方法研究.rar

    高性能ADC产品的出现,给混合信号测试领域带来前所未有的挑战。并行ADC测试方案实现了多个ADC测试过程的并行化和实时化,减少了单个ADC的平均测试时间,从而降低ADC测试成本。 本文实现了基于FPGA的ADC并行测试方法。在阅读相关文献的基础上,总结了常用ADC参数测试方法和测试流程。使用FPGA实现时域参数评估算法和频域参数评估算法,并对2个ADC在不同样本数条件下进行并行测试。 通过在FPGA内部实现ADC测试时域算法和频域算法相结合的方法来搭建测试系统,完成音频编解码器WM8731L的控制模式接口、音频数据接口、ADC测试时域算法和频域算法的FPGA实现。整个测试系统使用Angilent 33220A任意信号发生器提供模拟激励信号,共用一个FPGA内部实现的采样时钟控制模块。并行测试系统将WM8731.L片内的两个独立ADC的串行输出数据分流成左右两通道,并对其进行串并转换。然后对左右两个通道分别配置一个FFT算法模块和时域算法模块,并行地实现了ADC参数的评估算法。 在样本数分别为128和4096的实验条件下,对WM8731L片内2个被测.ADC并行地进行参数评估,被测参数包括增益GAIN、偏移量OFFSET、信噪比SNR、信号与噪声谐波失真比SINAD、总谐波失真THD等5个常用参数。实验结果表明,通过在FPGA内配置2个独立的参数计算模块,可并行地实现对2个相同ADC的参数评估,减小单个ADC的平均测试时间。 FPGA片内实时评估算法的实现节省了测试样本传输至自动测试机PC端的时间。而且只需将HDL代码多次复制,就可实现多个被测ADC在同一时刻并行地被评估,配置灵活。基于FPGA的ADC并行测试方法易于实现,具有可行性,但由于噪声的影响,测试精度有待进一步提高。该方法可用于自动测试机的混合信号选项卡或测试子系统。 关键词:ADC测试;并行;参数评估;FPGA;FFT

    标签: FPGA ADC 并行测试

    上传时间: 2013-07-11

    上传用户:tdyoung

  • 基于以太网的数据采集系统在FPGA上实现.rar

    随着计算机和自动化测量技术的日益发展,测量仪器和计算机的关系日益密切。计算机的很多成果很快就应用到测量和仪器领域,与计算机相结合已经成为测量仪器和自动测试系统发展的必然趋势。高度集成的现场可编程门阵列(FPGA)是超大规模集成电路和计算机辅助设计技术发展的结果,由于FPGA器件具备集成度高、体积小、可以利用基于计算机的开发平台,用编写软件的方法来实现专门硬件的功能等优点,大大推动了数字系统设计的单片化、自动化,缩短了单片数字系统的设计周期、提高了设计的灵活性和可靠性。 本文研究基于网络的高速数据采集系统的设计与实现问题。论文完成了以FPGA结构为系统硬件平台,uClinux为核心的系统的软件平台设计,进行信号的采集和远程网络监测的功能。 论文从软硬件两方面入手,阐述了基于FPGA器件进行数据采集的硬件系统设计方法,以及基于uClinux操作系统的设备驱动程序设计和应用程序设计。 硬件方面,FPGA采用Xilinx公司Spartan系列的XC3S500芯片,用verilog HDL硬件描述语言在Xilinx公司提供的ISE辅助设计软件中实现FPGA编程。将微处理器MicroBlaze、数据存储器、程序存储器、以太网控制器、数模转换控制器等数字逻辑电路通过CoreConnect技术用OPB总线集成在同一个FPGA内部,形成一个可编程的片上系统(SOPC)。采用基于FPGA的SOPC设计的突出优点是不必更换芯片就可以实现设计的改进和升级,同时也可以降低成本和提高可靠性。 软件方面,为了更好更有效地管理和拓展系统功能,移植了uClinux到MicroBlaze软处理器上,设计实现了平台上的ADC设备驱动程序和数据采集应用程序。并通过修订内核,实现了利用以太网TCP/IP协议来访问数据采集程序获得的数据。

    标签: FPGA 以太网 数据采集系统

    上传时间: 2013-05-23

    上传用户:晴天666

  • 高速实时信号处理系统的FPGA软件设计与实现.rar

    随着现代DSP、FPGA等数字芯片的信号处理能力不断提高,基于软件无线电技术的现代通信与信息处理系统也得到了更为广泛的应用。软件无线电的基本思想是以一个通用、标准、模块化的硬件系统作为其应用平台,把尽可能多的无线及个人通信和信号处理的功能用软件来实现,从而将无线通信新系统、新产品的开发逐步转移到软件上来。另一方面,现代信号处理系统对数据的处理速度、处理精度和动态范围的要求也越来越高,需要每秒完成几千万到几百亿次运算。因此研制具备高速实时信号处理能力的通用硬件平台越来越受到业界的重视。 @@ 目前的高速实时信号处理系统一般均采用DSP+FPGA的架构,其中DSP主要负责完成系统通信和基带信号处理算法,而FPGA主要完成信号预处理等前端算法,并提供系统常用的各种外部接口逻辑。本文的主要工作就在于完成通用型高速实时信号处理系统的FPGA软件设计。 @@ 本文提出了一种基于多DSP与FPGA的通用高速实时信号处理系统的架构。综合考虑各方面因素,作者选择使用两片ADSP-TS201浮点DSP以混合耦合模型构成系统信号处理核心;以Xilinx公司最新的高性能FPGA Virtex-5系列的XC5VLX50T提供系统所需的各种接口,包括与ADSP-TS201的高速Linkport接口以及SPI、UART、SPORT等常用外设接口。此外,作者还选择了ADSP-BF533定点DSP加入系统当中以扩展系统音视频信号处理能力,体现系统的通用性。 @@ 基于FPGA的嵌入式系统设计正逐渐成为现代FPGA应用的一个热点。结合课题需要,作者以Xilinx公司的MicroBlze软核处理器为核心在Virtex-5片内设计了一个嵌入式系统,完成了对CF卡、DDR2 SDRAM存储器的读写控制,并利用片内集成的三态以太网MAC硬核模块,实现了系统与上位PC机之间的以太网通信链路。此外,为扩展系统功能,适应未来可能的软件升级,进一步提高系统的通用性,还将嵌入式实时操作系统μC/OS-II移植到MicroBlaze处理器上。 @@ 最后,作者介绍了基于Xilinx RocketIO GTP收发器的高速串行传输设计的关键技术和基本的设计方法,充分体现了目前高速实时信号处理系统的发展要求和趋势。 @@关键词:高速实时信号处理;FPGA;Virtex-5;嵌入式系统;MicroBlaze

    标签: FPGA 实时信号 处理系统

    上传时间: 2013-05-17

    上传用户:wangchong

  • 基于JTAG和FPGA的嵌入式SOC验证系统研究与设计.rar

    随着半导体制造技术不断的进步,SOC(System On a Chip)是未来IC产业技术研究关注的重点。由于SOC设计的日趋复杂化,芯片的面积增大,芯片功能复杂程度增大,其设计验证工作也愈加繁琐。复杂ASIC设计功能验证已经成为整个设计中最大的瓶颈。 使用FPGA系统对ASIC设计进行功能验证,就是利用FPGA器件实现用户待验证的IC设计。利用测试向量或通过真实目标系统产生激励,验证和测试芯片的逻辑功能。通过使用FPGA系统,可在ASIC设计的早期,验证芯片设计功能,支持硬件、软件及整个系统的并行开发,并能检查硬件和软件兼容性,同时还可在目标系统中同时测试系统中运行的实际软件。FPGA仿真的突出优点是速度快,能够实时仿真用户设计所需的对各种输入激励。由于一些SOC验证需要处理大量实时数据,而FPGA作为硬件系统,突出优点是速度快,实时性好。可以将SOC软件调试系统的开发和ASIC的开发同时进行。 此设计以ALTERA公司的FPGA为主体来构建验证系统硬件平台,在FPGA中通过加入嵌入式软核处理器NIOS II和定制的JTAG(Joint Test ActionGroup)逻辑来构建与PC的调试验证数据链路,并采用定制的JTAG逻辑产生测试向量,通过JTAG控制SOC目标系统,达到对SOC内部和其他IP(IntellectualProperty)的在线测试与验证。同时,该验证平台还可以支持SOC目标系统后续软件的开发和调试。 本文介绍了芯片验证系统,包括系统的性能、组成、功能以及系统的工作原理;搭建了基于JTAG和FPGA的嵌入式SOC验证系统的硬件平台,提出了验证系统的总体设计方案,重点对验证系统的数据链路的实现进行了阐述;详细研究了嵌入式软核处理器NIOS II系统,并将定制的JTAG逻辑与处理器NIOS II相结合,构建出调试与验证数据链路;根据芯片验证的要求,设计出软核处理器NIOS II系统与PC建立数据链路的软件系统,并完成芯片在线测试与验证。 本课题的整体任务主要是利用FPGA和定制的JTAG扫描链技术,完成对国产某型DSP芯片的验证与测试,研究如何构建一种通用的SOC芯片验证平台,解决SOC验证系统的可重用性和验证数据发送、传输、采集的实时性、准确性、可测性问题。本文在SOC验证系统在芯片验证与测试应用研究领域,有较高的理论和实践研究价值。

    标签: JTAG FPGA SOC

    上传时间: 2013-05-25

    上传用户:ccsp11

  • 数字相关器解调系统设计与FPGA实现

    数字相关器是无线数字接收机的重要组成部分,它主要用于对中频数字化后的信号进行解调和同步,从而恢复出原始的基带数据.本文的重点是如何高效的实现无线通信接收系统中数字中频部分,主要研究如何对MSK信号进行正确、有效、实时的解调,其内容包括1.MSK信号简介及分析,研究其特征,以便有效的对其解调.2.对解调技术中涉及的重点模块,比如NCO、CORDIC算法等做了理论上的介绍与分析.3.MSK信号的数字解调技术,比较了各种解调技术,主要是正交解调和差分解调,分析了它们的优势和劣势,并进行了仿真验证.4.在FPGA中实现了数字中频系统的各个关键模块.5.最终的解调模块在实际的PCB基板上调试通过,并应用在实际产品中.

    标签: FPGA 数字相关器 解调 系统设计

    上传时间: 2013-06-21

    上传用户:1222