Verilog HDl语言实现CPLD-EPC240与电脑的串口通讯QUARTUS逻辑工程源码 //本模块的功能是验证实现和PC机进行基本的串口通信的功能。需要在//PC机上安装一个串口调试工具来验证程序的功能。//程序实现了一个收发一帧10个bit(即无奇偶校验位)的串口控//制器,10个bit是1位起始位,8个数据位,1个结束//位。串口的波特律由程序中定义的div_par参数决定,更改该参数可以实//现相应的波特率。程序当前设定的div_par 的值是0x145,对应的波特率是//9600。用一个8倍波特率的时钟将发送或接受每一位bit的周期时间//划分为8个时隙以使通信同步.//程序的工作过程是:串口处于全双工工作状态,按动key1,FPGA/CPLD向PC发送“21 EDA"//字符串(串口调试工具设成按ASCII码接受方式);PC可随时向FPGA/CPLD发送0-F的十六进制
标签: verilog hdl cpld 串口通讯 quartus
上传时间: 2022-02-18
上传用户:
宏晶 STC15F2K60S2开发板配套软件源码 基础例程30例/**********************基于STC15F2K60S2系列单片机C语言编程实现使用如下头文件,不用另外再包含"REG51.H"#include <STC15F2K60S2.h>***********************/#include "STC15F2K60S2.H"//#include "REG51.H" //sfr P4 = 0xC0;#define uint unsigned int #define uchar unsigned char /**********************引脚别名定义***********************/sbit SEL=P4^3; // LED和数码管选择引脚 高:LED有效 低:数码管有效 // SEL连接的单片机引脚必须为带有上拉电阻的引脚 或将其直接连接VCC#define data P2 // 数据输入定义 /**********************函数名称:Delay_1ms功能描述:延时入口参数:unsigned int t 表示要延时t个1ms 出口参数:无备注:通过参数t,控制延时的时间长短***********************/void Delay_1ms(uint t){ uchar j; for(;t>0;t--) for(j=110;j>0;j--) ;}/**********************函数名称:Led_test功能描述:对8个二极管进行测试,依次轮流点亮8个二极管入口参数:无出口参数:无备注: ***********************/void Led_test(){ uchar G_value=0x01; // 给变量赋初值 SEL=1; //高电平LED有效 while(1) { data=G_value; Delay_1ms(10000); G_value=G_value<<1; if(G_value==0x00) { data=G_value; Delay_1ms(10000); G_value=0x01; } }}/***********************主函数************************/void main(){ ///////////////////////////////////////////////// //注意: STC15W4K32S4系列的芯片,上电后所有与PWM相关的IO口均为 // 高阻态,需将这些口设置为准双向口或强推挽模式方可正常使用 //相关IO: P0.6/P0.7/P1.6/P1.7/P2.1/P2.2 // P2.3/P2.7/P3.7/P4.2/P4.4/P4.5 ///////////////////////////////////////////////// P4M1=0x00; P4M0=0x00; P2M0=0xff; P2M1=0x00; //将P2设为推挽 Led_test(); }
标签: STC15F2K60S2
上传时间: 2022-05-03
上传用户:
VHDL 基础程序百例 FPGA 逻辑设计源码VHDL语言100例第1例 带控制端口的加法器第2例 无控制端口的加法器第3例 乘法器第4例 比较器第5例 二路选择器第6例 寄存器第7例 移位寄存器第8例 综合单元库第9例 七值逻辑与基本数据类型第10例 函数第11例 七值逻辑线或分辨函数第12例 转换函数第13例 左移函数第14例 七值逻辑程序包第15例 四输入多路器第16例 目标选择器第17例 奇偶校验器第18例 映射单元库及其使用举第19例 循环边界常数化测试第20例 保护保留字第21例 进程死锁 第22例 振荡与死锁第23例 振荡电路第24例 分辨信号与分辨函数第25例 信号驱动源第26例 属性TRANSACTION和分辨信号第27例 块保护及属性EVENT,第28例 形式参数属性的测试第29例 进程和并发语句第30例 信号发送与接收第31例 中断处理优先机制建模第32例 过程限定第33例 整数比较器及其测试第34例 数据总线的读写第35例 基于总线的数据通道第36例 基于多路器的数据通道第37例 四值逻辑函数第38例 四值逻辑向量按位或运算第39例 生成语句描述规则结构第40例 带类属的译码器描述第41例 带类属的测试平台第42例 行为与结构的混合描述第43例 四位移位寄存器第44例 寄存/计数器第45例 顺序过程调用第46例 VHDL中generic缺省值的使用第47例 无输入元件的模拟第48例 测试激励向量的编写第49例 delta延迟例释第50例 惯性延迟分析第51例 传输延迟驱动优先第52例 多倍(次)分频器第53例 三位计数器与测试平台第54例 分秒计数显示器的行为描述6第55例 地址计数器第56例 指令预读计数器第57例 加.c减.c乘指令的译码和操作第58例 2-4译码器结构描述第59例 2-4译码器行为描述第60例 转换函数在元件例示中的应用第61例 基于同一基类型的两分辨类型的赋值相容问题第62例 最大公约数的计算第63例 最大公约数七段显示器编码第64例 交通灯控制器第65例 空调系统有限状态自动机第66例 FIR滤波器第67例 五阶椭圆滤波器第68例 闹钟系统的控制第69例 闹钟系统的译码第70例 闹钟系统的移位寄存器第71例 闹钟系统的闹钟寄存器和时间计数器第72例 闹钟系统的显示驱动器第73例 闹钟系统的分频器第74例 闹钟系统的整体组装第75例 存储器第76例 电机转速控制器第77例 神经元计算机第78例ccAm2901四位微处理器的ALU输入第79例ccAm2901四位微处理器的ALU第80例ccAm2901四位微处理器的RAM第81例ccAm2901四位微处理器的寄存器第82例ccAm2901四位微处理器的输出与移位第83例ccAm2910四位微程序控制器中的多路选择器第84例ccAm2910四位微程序控制器中的计数器/寄存器第85例ccAm2910四位微程序控制器的指令计数器第86例ccAm2910四位微程序控制器的堆栈第87例 Am2910四位微程序控制器的指令译码器第88例 可控制计数器第89例 四位超前进位加法器第90例 实现窗口搜索算法的并行系统(1)——协同处理器第91例 实现窗口搜索算法的并行系统(2)——序列存储器第92例 实现窗口搜索算法的并行系统(3)——字符串存储器第93例 实现窗口搜索算法的并行系统(4)——顶层控制器第94例 MB86901流水线行为描述组成框架第95例 MB86901寄存器文件管理的描述第96例 MB86901内ALU的行为描述第97例 移位指令的行为描述第98例 单周期指令的描述第99例 多周期指令的描述第100例 MB86901流水线行为模型
上传时间: 2022-05-14
上传用户:
该文件为峰岹的FU6831开发成功案例源码,很有参考价值
上传时间: 2022-05-16
上传用户:
说明: 合泰单片机HT66FM5240 - 无刷电机驱动程序源码(Hetai MCU HT66FM5240 - brushless motor driver source code)
标签: 单片机 ht66fm5240 电机驱动
上传时间: 2022-05-27
上传用户:
利用BLDC磁路饱和原理,通过脉冲注入的方式实现初始角度的快速定位,从而实现快速稳定启动。文档详细说明了原理和实现方法。
标签: bldc
上传时间: 2022-06-02
上传用户:1208020161
PM2026 规格书PM2026是一款高性能、高效率、高PF值的无频 闪LED线性恒流驱动芯片,电源系统结构简单, 只需很少的外围元件就可以实现非常优秀的恒 流特性。在实现精简的外围电路、较小的驱动器 体积的同时,大大降低了系统成本。 PM2026内部集成了我司专利的双路开关恒流源 在实现高PF的同时消除了输出电流纹波。另外芯 片采用高压直供电技术,不用外接电阻电容。
上传时间: 2022-06-10
上传用户:slq1234567890
【资源描述】:该程序为 2012年6月 求是杯 全国职业院校技能大赛无叶风扇控制器 一等奖作品源码。
上传时间: 2022-06-16
上传用户:
摘要:文中分析了功率因数校正的必要性,对有源功率因数校正主电路拓扑做了对比分析,确定本文选用无桥拓扑。分析了无桥PFC电路的原理和优缺点,可以看到无桥电路具有开关器件少,功耗低,成本小,电路体积小的优点。在控制方案选择单周期控制,并采用Malab Simulink仿真平台建立仿真模型,通过仿真表明,单周期控制的无桥PFC达到功率因数提高的目的。关键词:功率因教校正;无桥;单周期;Matlab随着电力电子技术的发展,电网中整流器、开关电源等非线性负载不断增加。这些存在冲击性的用电设备,将引起网侧输人电流发生严重畸变,产生大量造波污染,导致电网功率因数过低,所以提高功率因数势在必行"早期功率因数校正采用在整流器后加滤波电感电容实现,功率因数一般只有0.6左右;在20世纪90年代,有源功率因数校正(APFC)产生,是在整流器和负载之间接入一个DC/DC开关变换器,应用电流反馈技术,使输入端电流波形跟踪交流输入正弦电压波形,可以使输入电流波形接近正弦,功率因数可提高到0.99以上。由于该方案采用了有源器件,故称为有源功率因数校正APFC1有源功率因数校正主电路拓扑1.1 传统Boost拓扑传统Boost PFC电路由整流桥和PFC组成,如图1所示。传统Boost PFC电路工作时通过控制开关管的动作,采用反馈来控制电流波形,这样可以使交流网侧输入电流跟踪输入交流电压而接近正弦波,来提高功率因数。但其流通路径有3个半导体工作,当变换器功率和开关频率提高时,系统的系统通态损耗明显增加,整体效率低29
上传时间: 2022-06-17
上传用户:
在电力系统中,发电机输出的功率有两种,一种是有功功率,另外一种是无功功率。有功功率是保持电设备正常运行的功率,无功功率反映了无源网络中电源与电容和电感之间的能量转换,虽未被网络消耗,但反映了网络内部与外部交换能量能力的大小。大多数电力电子装置的功率因数很低,它们所消耗的无功功率在电力系统所输送的电量中占有很大的比例。无功功率增加会导致电流的增大,设备及线路的损耗增加,导致大量有功电能损耗。同时使功因数偏低、系统电压下降。无功功率如果不能就地补偿,用户负荷所需要的无功功率全靠发、院电设备长距离提供,就会使配电、输电和发电设施不能充分发挥作用,降低发、输电的能力,使电网的供电质量恶化,严重时可能会使系统电压崩溃,造成大面积停电事故所以当无功电源容量不足时,会使电气设备的容量得不到充分利用,降低馈电线路的输电能力,增大线损,使系统电压难以保证,电网向用户输送功率的能力也受到影响。随着电网容量的不断增加,对电网无功功率的要求也与日俱增,因此解决好配电电网的无功补偿问题,对电网的安全和节能降耗有着重要的现实意义。\/供电系统常山于感性负截过重,造成感性无功过大,电能质量下,,功率因数过低。为提高电能质量和功率因数,维护电力系统安全、稳定地运行,常需在低压侧装设无功补偿装置。电力设备的无功补偿装置可以分为两部分,即硬件部分和软件部分,而软件部分的设备有一项重要的内容即人机界面的交互部分,如果能有一个更为人性化的人机界面,势必会使无功补偿装置操作更为简单方便。
上传时间: 2022-06-18
上传用户: