实现DSP编程中重要的二阶巴特沃思滤波器的实现,编程环境可以用CCS或matlab
标签: DSP 编程 二阶 滤波器
上传时间: 2014-01-03
上传用户:cursor
利用Matlab工具对巴特沃斯模拟低通滤波器的设计结果进行了验证,Matlab程序见附页。
标签: Matlab 巴特沃斯 低通滤波器 模拟
上传时间: 2014-01-09
上传用户:咔乐坞
比WinZip速度快很多的SINE256加密算法模块。支持指定密钥,长度。
标签: WinZip SINE 256 速度
上传时间: 2013-12-19
上传用户:cjl42111
利用点耐特页就能访问SQLSERVER任何一个数据源,数据库,表的内容!!!追求轻松自主时尚的功能件
标签: SQLSERVER 页 访问 数据源
上传时间: 2015-09-20
上传用户:athjac
这是一个三阶系统的根轨迹与波特图计算仿真的Systemview源代码。
标签: Systemview 波特图 仿真
上传时间: 2013-12-14
上传用户:奇奇奔奔
用verilog设计密勒解码器 一、题目: 设计一个密勒解码器电路 二、输入信号: 1. DIN:输入数据 2. CLK:频率为2MHz的方波,占空比为50% 3. RESET:复位信号,低有效 三、输入信号说明: 输入数据为串行改进密勒码,每个码元持续时间为8μs,即16个CLK时钟;数据流是由A、B、C三种信号组成; A:前8个时钟保持“1”,接着5个时钟变为“0”,最后3个时钟为“1”。 B:在整个码元持续时间内都没有出现“0”,即连续16个时钟保持“1”。 C:前5个时钟保持“0”,后面11个时钟保持“1”。 改进密勒码编码规则如下: 如果码元为逻辑“1”,用A信号表示。 如果码元为逻辑“0”,用B信号表示,但以下两种特例除外:如果出现两个以上连“0”,则从第二个“0”起用C信号表示;如果在“通信起始位”之后第一位就是“0”,则用C信号表示,以下类推; “通信起始位”,用C信号表示; “通信结束位”,用“0”及紧随其后的B信号表示。 “无数据”,用连续的B信号表示。
标签: verilog 2MHz DIN CLK
上传时间: 2013-12-02
上传用户:wang0123456789
触发器使用教程和命名规范,有助于编辑前台的一些工作。很好用的
标签: 触发器 使用教程 编辑
上传时间: 2014-01-25
上传用户:lizhen9880
数据库加密技术中散列函数的应用 介绍了散列函数的基本原理及设计要求,结合公开密钥加密方法中的数字证书及数字签名技术,探讨了散列函数在诸如口令保护用户访问权限鉴别和数据加密技术的应用
标签: 散列函数 加密技术 数据库 保护
上传时间: 2013-12-28
上传用户:haohaoxuexi
IIR数字滤波器巴特沃思设计方法,程序包括输入信号输出信号的时域频域分析图
标签: IIR 数字滤波器 设计方法
上传时间: 2013-12-30
上传用户:anng
关于用触发器构建简单分频器的介绍文档,图文并茂,讲解详细
标签: 触发器 分频器 文档
上传时间: 2015-09-27
上传用户:wang5829