为设计高性能、低损耗的电机,需要准确地分析电机铁耗。本文从铁磁材料的磁化特点出发,以分离铁耗模型为基础,对交变磁化以及旋转磁化条件下铁磁材料和电机的铁耗进行分析和计算,分别从理论和实践角度着重就电机铁耗计算和测量中的一些相关问题作了深入研究。 按照分离铁耗模型,铁心损耗可以分成磁滞损耗、涡流损耗和异常损耗。本文首先从交流磁滞回线的产生机理出发,在Preisach静态磁滞模型的基础上,利用极限磁滞回线的对称性,采用人工神经网络技术,建立了Preisach人工神经网络磁滞仿真模型,实现了对铁磁材料交流磁滞回线的理论计算,为磁滞损耗的理论分析和计算奠定了基础;为对交流磁滞回线进行实测,本文给出了一种采用爱泼斯坦方圈测量铁磁材料交流磁滞回线与磁滞损耗的新方法,该方法克服了环形样片测量法的不足,操作简单,且测量精度高,具有较好的实用价值。利用该方法得到的实验数据很好地验证了理论计算结果。 对涡流损耗以及异常损耗的计算模型,本文系统地给出了其推导过程,对模型中的参数进一步加以明确,并对模型的特点进行了分析。铁磁材料异常损耗计算模型是基于统计学原理推导而来的,模型中参数的确定涉及到铁磁材料的微观特性,本文给出了通过实验确定其参数的具体方法;考虑到工程中异常损耗计算模型是其理论模型的简化形式,文中对两者的差别进行了分析。 在分析电机铁耗时,既要考虑铁心材料本身的损耗特性,也要考虑电机供电方式以及铁心中磁场变化等因素对铁耗的影响。在对铁磁材料损耗特性分析的基础上,本文考虑到局部磁滞回环对电机铁耗的影响,推导了计及局部磁滞作用的电机铁耗模型,并从理论上对C.P.Steinmetz的磁滞损耗经验公式进行了验证,从而明确了公式中经验系数的物理意义;同时通过实验研究,分析了磁化频率对磁滞损耗系数的影响,提出了在磁化频率较高时分段确定磁滞损耗系数的方法;考虑到现代电机控制策略以及供电方式的多样性,本文对正弦波、方波以及三角波电压供电时铁心材料的交变铁耗模型分别进行了推导,给出了其解析表达式,并通过实测证明了模型的有效性;对SPWM这类应用较为广泛的非正弦供电方式,推导了电机交变损耗的一般计算模型,分析了SPWM变频器供电时电机铁耗与变频器参数的关系,给出了其关系的数量表达式; 同时采用改进的爱泼斯坦方圈试验平台对非正弦供电条件下的铁磁材料损耗和电机铁耗进行了实验研究。 考虑到电机铁心制造过程中冲压对铁心材料特性的影响,本文提出了一套简便的对铁磁材料进行冲压影响研究的实验方法,利用该方法,有效地对材料的冲压影响特性进行了分析。在实验研究的基础上,本文推导了考虑冲压影响时的铁磁材料损耗的修正系数,从而在传统交变铁耗分离模型的基础上,建立了计及冲压影响的电机铁耗计算模型。对模型中引入的冲压影响修正系数,给出了详细的推导过程和明确的计算方法,从而使传统的经验修正方法得到改善。 在旋转电机中,除交变磁化外,同时还存在大量的旋转磁化。本文对旋转磁化的物理机理进行了初步探讨,分析了旋转磁化条件下的损耗特点,系统介绍了当前铁磁材料旋转磁化性能以及旋转磁化损耗实验测量和理论计算的方法和手段。 在以上铁耗理论的基础上,充分考虑铁心的非线性及磁滞特性,本文建立了一般条件下的铁心动态电路模型,并将该模型应用于异步电动机铁心等效电路中,推导了异步电动机动态铁耗的分离等效电阻。以一台三相异步电动机为样机,采用以上铁耗的动态分离等效电阻,有效地对电机铁耗进行了分离,从而为深入研究电机的动态铁耗特性提供了便利。 论文最后以一台永磁无刷直流电机为例,对电机的运行特性以及铁心损耗进行了分析计算。分析中应用场路结合法,建立了永磁无刷电机换流等效电路模型,采用镜像法建立了深槽无刷电机电枢反应分析模型;在电机铁耗分析中,推导了考虑旋转磁化的电机铁耗工程计算模型,对样机铁耗进行了理论计算,并通过构建实验平台,对旋转磁化条件下的样机空载铁耗进行了测量,最终理论值与实测值吻合良好,证明了上述方法的有效性。
上传时间: 2013-07-02
上传用户:不挑食的老鼠
在永磁无刷直流电机中,即使电枢绕组不通电,由于水磁体产生的磁场同定子铁芯的齿槽相互作用而产生转矩,即齿槽定位力矩。定位力矩使电机输出转矩波动,产生振动和噪声。影响齿槽转矩的因素很多,如齿槽的数量、齿槽形状、斜槽角度、磁钢的极弧系数以及辅助凹槽等等,因此,准确计算定位力矩较为复杂。本文利用麦克斯韦张量法来分析定位力矩,为电机设计提供理论参考。文中阐述了齿槽力矩产生机理,综述了抑制齿槽转矩的方法,探讨了抑制齿槽转矩的发展趋势。 本文以永磁无刷直流电机为对象,利用Ansoft有限元仿真软件,通过有限元分析对改变槽口宽度、定子斜槽、改变极弧系数和定子冲片增加辅助凹槽对定位力矩的影响进行了研究。深入分析了冲片辅助凹槽对抑制永磁无刷直流电机定位力矩的作用,因为冲片面加辅助凹槽的方法,生产中便于加工,对电机性能影响很小。结果表明,同一冲片上在对称位置上排布辅助凹槽能取得很好的效果,而以冲片中心线对称地加两个辅助凹槽时,辅助凹槽角度不同作用不同。对不同冲片,适合的辅助凹槽角度也是不同的。 最后对这几种抑制定位力矩的方法进行优化组合,找出了一个最优的抑制永磁无刷直流电机定位力矩的方案。
上传时间: 2013-06-18
上传用户:zl123!@#
随着现代科学技术的迅速发展和人们对数据采集技术要求的日益提 高,近年来数据采集技术得到了长足的发展,主要表现为精度越来越高, 传输的速度越来越快。但是各种基于ISA、PCI 等总线的数据采集系统存 在着安装麻烦、受计算机插槽数量、地址、中断资源的限制、可扩展性 差等缺陷,严重的制约了它们的应用范围。USB 总线的出现很好的解决了 上述问题,它是1995 年INTEL、NEC、MICROSOFT、IBM 等公司为解决传 统总线的不足而推出的一种新型串行通信标准。为了适应高速传输的需 要,2004 年4月,这些公司在原来1.1 协议的基础上制定了USB2.0 传输 协议,使传输速度达到了480Mb/s。该总线具有安装方便、高带宽、易扩 展等优点,已经逐渐成为现代数据采集传输的发展趋势。 以高速数字信号处理器(DSPs)为基础的实时数字信号处理技术近 年来发展迅速,并获得了广泛的应用。TMS320C6713 是德州仪器公司 ( Texas Instrument ) 推出的浮点DSPs , 其峰值处理能力达到了 1350MFLOPS,是目前国际上性能最高的DSPs 之一。同时该DSPs 接口丰 富,扩展能力强,非常适合于做主控芯片。 基于TMS320C6713 和USB2.0,本文设计了一套多路实时信号采集系 统。该设计充分利用了高速数字信号处理器TMS320C6713 和USB 芯片 CY7C68001 的各种优点,实现了传输速度快,采样精度高,易于扩展,接口简单的特点。在本文中详细讨论了各种协议和功能模块的设计。本文 的设计主要分为硬件部分和软件部分,其中硬件部分包括模拟信号输入 模块,AD 数据采集模块,USB 模块,所有的硬件模块都在TMS320C6713 的协调控制下工作,软件部分包括DSP 程序和PC 端程序设计。总的设计 思想是以TMS320C6713为核心,通过AD 转换,将采集的数据传送给 TMS320C6713 进行数据处理,并将处理后的数据经过USB 接口传送到上位 机。
上传时间: 2013-04-24
上传用户:fudong911
作为世界上发展最快的可再生能源,风能受到了世界各国的关注。随着风机数量的增加,研究电网故障时风力发电机的动态响应特性越来越重要。 本文以“3.2MW永磁风力发电机系统分析”为工程背景,旨在研究3.2MW永磁风力发电机及其系统在各种正常和非正常工况下的动态性能,分析变流系统和控制方法对电机性能的影响,为电机的优化设计提供参考。 首先,在对永磁风力发电机的基本理论进行论述的基础上,分析了变转速变桨距控制策略,并基于Matlab/Simulink建立了风力发电机模型,通过仿真分析了最大功率跟踪和变桨距控制下发电机的性能。 其次,研究了双PWM变流系统电机侧变流器和网侧变流器的控制方法,并基于Matlab/Simulink搭建了基于转速外环、电流内环双PI调节器的电机侧控制器模型及基于电网电压定向的电压外环、电流内环控制的网侧控制器模型。 最后,基于Matlab/Simulink对电网短路及电网电压跌落下不同控制方法下的永磁风力发电机系统的动态性能进行仿真;并对永磁风力发电机机端短路下的运行性能进行仿真,结果表明:网侧变流器的电流变化以及直流母线的电压波动对永磁风力发电机系统的动态性能影响较大,通过控制网侧变流器电流、直流母线电压的稳定,可以有效提高永磁风力发电机系统的动态性能;给定的电机设计参数符合短路电流倍数要求;永磁风力发电机通过变流装置并网可大大减小故障对发电机的冲击。
上传时间: 2013-04-24
上传用户:nanjixehun
高压直流电源广泛应用于医用X射线机,工业静电除尘器等设备。传统的工频高压直流电源体积大、重量重、变换效率低、动态性能差,这些缺点限制了它的进一步应用。而高频高压直流电源克服了前者的缺点,已成为高压大功率电源的发展趋势。本文对应用在高输出电压大功率场合的开关电源进行研究,对主电路拓扑、控制策略、工艺结构等方面做出详细讨论,提出实现方案。 高压变压器由于匝比很大,呈现出较大的寄生参数,如漏感和分布电容,若直接应用在PWM变换器中,漏感的存在会产生较高的电压尖峰,损坏功率器件,分布电容的存在会使变换器有较大的环流,降低了变换器的效率。本文选用具有电容型滤波器的LCC谐振变换器为主电路拓扑,它可以利用高压变压器中漏感和分布电容作为谐振元件,减少了元件的数量,从而减小了变换器的体积。 LCC谐振变换器采用变频控制策略,可以工作在电感电流连续模式(CCM)和电感电流断续模式(DCM),本文对这两种工作模式进行详细讨论。针对CCM下的LCC谐振变换器,本文分析其工作原理,用基波近似法推导出变换器的稳态模型,给出一种详尽的设计方法,可以保证所有开关管在全负载范围内实现零电压开关,减小电流应力和开关频率的变化范围,并进行仿真验证。基于该变换器,研制出输出电压为41kV,功率为23kW的高频高压电源,实验结果验证了分析与设计的正确性。 针对DCM下的LCC谐振变换器,本文分析其工作原理,该变换器可以实现零电流开关,有效地减小IGBT拖尾电流造成的关断损耗。论文通过电路状态方程推导出变换器的电压传输比特性,在此基础上对主电路参数进行设计,并进行仿真验证。基于该变换器,研制出输出电压为66kV,功率为72kW的高频高压电源,实验结果表明了方案的可行性。
上传时间: 2013-04-24
上传用户:edrtbme
自20世纪90年代以来,随着计算机技术、超大规模集成电路技术和通信及网络技术的发展,微机保护和测控装置的性能得到大幅提升,以此为基础的变电站自动化系统在我国的电力系统中得到长足的发展和广泛的应用。 @@ 为增加产品的市场竞争力,电力系统二次设备生产厂商紧跟市场需求,将各种具有高性价比的新型处理器芯片和外围芯片大量应用到变电站自动化系统的保护、测控装置上,如32位CPU、数字信号处理芯片DSP、高速高精度A/D转换芯片、大容量Flash存储芯片、可编程逻辑器件CPLD、FPGA等。这些功能强大的器件的应用使保护测控装置在外形上趋于小型化集成化,而在功能上则较以前有显著提升。同时,各种成熟的商用嵌入式实时操作系统的采用使处理器的性能得到充分发挥,装置通信、数据存储及处理能力更强,性能大幅提高,程序移植升级更加方便快捷。 @@ 本论文以现阶段国内外变电站自动化系统测控技术为参考,根据变电站自动化系统的发展趋势和要求,研究一种基于ARM和FPGA技术并采用嵌入式实时操作系统的高性能测控装置,并给出硬软件设计。 @@ 装置硬件采用模块化设计,按照测控装置基本功能设计插件板。分为主CPU插件、交流采样插件、遥信采集插件、遥控出口插件、直流采样及输出插件。除主CPU插件,其他插件的数量可以根据需要任意增减,满足不同用户的需求。 @@ 装置主CPU采用目前先进的基于ARM技术的微处理器AT91RM9200,通过数据、地址总线和其他插件板连接,构成装置的整个系统。交流采样插件采用FPGA技术,利用ALTERA公司的FPGA芯片EP1K10实现交流采样的控制,降低了CPU的负担。 @@ 软件采用Vxworks嵌入式实时操作系统,增加了系统的性能。以任务来管理不同的软件功能模块,利于装置软件的并行开发和维护。 @@关键词:测控装置;嵌入式实时操作系统;ARM;现场可编程门阵列
上传时间: 2013-04-24
上传用户:JESS
随着3G网络建设的展开,移动用户数量逐渐增加,用户和运营商对网络的质量和覆盖要求也越来越高。而在实际工作中,基站成本在网络投资中占有很大比例,并且基站选址是建网的主要难题之一。同基站相比,直放站以其性价比高、建设周期短等优点在我国移动网络上有着大量的应用。目前,直放站已成为提高运营商网络质量、解决网络盲区或弱区问题、增强网络覆盖的主要手段之一。但由于传统的模拟直放站受周边环境因素影响较大、抗干扰能力较差、传输距离受限、功放效率低,同时设备间没有统一的协议规范,无法满足系统厂商与直放站厂商的兼容,所以移动通信市场迫切需要通过数字化来解决这些问题。 本文正是以设计新型数字化直放站为目标,以实现数字中频系统为研究重心,围绕数字中频的相关技术而展开研究。 文章介绍了数字直放站的研究背景和国内外的研究现状,阐述了数字直放站系统的设计思想及总体实现框图,并对数字直放站数字中频部分进行了详细的模块划分。针对其中的数字上下变频模块设计所涉及到的相关技术作详细介绍,涉及到的理论主要有信号采样理论、整数倍内插和抽取理论等,在理论基础上阐述了一些具体模块的高效实现方案,最终利用FPGA实现了数字变频模块的设计。 在数字直放站系统中,降低峰均比是提高功放工作效率的关键技术之一。本文首先概述了降低峰均比的三类算法,然后针对目前常用的几种算法进行了仿真分析,最后在综合考虑降低峰均比效果与实现复杂度的基础上,提出了改进的二次限幅算法。通过仿真验证算法的有效性后,针对其中的噪声整形滤波器提出了“先分解,再合成”的架构实现方式,并指出其中间级窄带滤波器采用内插级联的方式实现,最后整个算法在FPGA上实现。 在软件无线电思想的指导下,本文利用系统级的设计方法完成了WCDMA数字直放站中频系统设计。遵照3GPP等相关标准,完成了系统的仿真测试和实物测试。最后得出结论:该系统实现了WCDMA数字直放站数字中频的基本功能,并可保证在现有硬件不变的基础上实现不同载波间平滑过渡、不同制式间轻松升级。
上传时间: 2013-07-07
上传用户:林鱼2016
随着计算机科学在人机交互领域的极大发展,作为人脸信息处理中的一项关键技术,人脸检测现在已经成为模式识别,计算机视觉和人机交互领域不可缺少的一部分。但是,人脸检测算法存在计算量大、速度慢等缺点。软件实现方式无法达到实时处理要求,而现有的硬件实现需要占用大量硬件资源。 本文针对现有人脸检测硬件实现的缺点,通过对Adaboost算法和现有硬件结构的分析,提出了双流水线硬件检测架构:扫描窗口流水线、特征向量流水线。并在Vertex-II Pro FPGA平台验证成功,达到实时检测的标准。具体工作和创新点包括如下几点: 介绍了人脸检测的原理以及人脸检测经典算法。其中,详细介绍了Adaboost算法。 对现有的结构进行详细分析。指出现有各架构的缺点,即资源占用多,检测速度慢。针对这两个问题,本文提出了一个适合嵌入式应用的扫描窗口、特征向量双流水线检测硬件架构,详细说明了该架构的工作原理,并在该架构基础上,通过加入预测加载技术,进一步提高检测速度。随后,采用存储器访问效率,架构内部存储单元大小,检测时间长短,运算单元数量四个标准,详细比较了新架构和现有架构的差别,显示出新架构的优势。 基于提出的架构,给出了Adaboost人脸检测系统的VLSI实现方案。本文中,采用自顶向下的设计方法将人脸检测系统分成若干个子模块,然后对每个子模块进行详细的设计和说明,给出了每个子模块的硬件架构、状态转换以及verilog实现后的仿真波形。 采用Xilinx公司的VII Pro FPGA开发板完成人脸检测系统的硬件验证。FPGA验证结果表明对于QCIF分辨率的视频图像,人脸检测系统能够达到50fps的检测速度,满足实时检测的要求。
上传时间: 2013-06-15
上传用户:1193169035
人脸识别技术继指纹识别、虹膜识别以及声音识别等生物识别技术之后,以其独特的方便、经济及准确性而越来越受到世人的瞩目。作为人脸识别系统的重要环节—人脸检测,随着研究的深入和应用的扩大,在视频会议、图像检索、出入口控制以及智能人机交互等领域有着重要的应用前景,发展速度异常迅猛。 FPGA的制造技术不断发展,它的功能、应用和可靠性逐渐增加,在各个行业也显现出自身的优势。FPGA允许用户根据自己的需要来建立自己的模块,为用户的升级和改进留下广阔的空间。并且速度更高,密度也更大,其设计方法的灵活性降低了整个系统的开发成本,FPGA 设计成为电子自动化设计行业不可缺少的方法。 本文从人脸检测算法入手,总结基于FPGA上的嵌入式系统设计方法,使用IBM的Coreconnect挂接自定义模块技术。经过训练分类器、定点化、以及硬件加速等方法后,能够使人脸检测系统在基于Xilinx的Virtex II Pro开发板上平台上,达到实时的检测效果。本文工作和成果可以具体描述如下: 1. 算法分析:对于人脸检测算法,首先确保的是检测率的准确性程度。本文所采用的是基于Paul Viola和Michael J.Jones提出的一种基于Adaboost算法的人脸检测方法。算法中较多的是积分图的特征值计算,这便于进一步的硬件设计。同时对检测算法进行耗时分析确定运行速度的瓶颈。 2. 软硬件功能划分:这一步考虑市场可以提供的资源状况,又要考虑系统成本、开发时间等诸多因素。Xilinx公司提供的Virtex II Pro开发板,在上面有可以供利用的Power PC处理器、可扩展的存储器、I/O接口、总线及数据通道等,通过分析可以对算法进行细致的划分,实现需要加速的模块。 3. 定点化:在Adaboost算法中,需要进行大量的浮点计算。这里采用的方法是直接对数据位进行操作它提取指数和尾数,然后对尾数执行移位操作。 4. 改进检测用的级联分类器的训练,提出可以迅速提高分类能力、特征数量大大减小的一种训练方法。 5. 最后对系统的整体进行了验证。实验表明,在视频输入输出接入的同时,人脸检测能够达到17fps的检测速度,并且获得了很好的检测率以及较低的误检率。
上传时间: 2013-07-01
上传用户:84425894
单片微型计算机(单片机)是将微处理器CPU、程序存储器、数据存储器、定时/计数器、输入/输出并行接口等集成在一起。由于单片机具有专门为嵌入式系统设计的体系结构与指令系统,所以它最能满足嵌入式系统的应用要求。Intel公司生产的MCS-51系列单片机是我国目前应用最广的单片机之一。 随着可编程逻辑器件设计技术的发展,每个逻辑器件中门电路的数量越来越多,一个逻辑器件就可以完成本来要由很多分立逻辑器件和存储芯片完成的功能。这样做减少了系统的功耗和成本,提高了性能和可靠性。FPGA就是目前最受欢迎的可编程逻辑器件之一。IP核是将一些在数字电路中常用但比较复杂的功能块,设计成可修改参数的模块,让其他用户可以直接调用这些模块,这样就大大减轻了工程师的负担,避免重复劳动。随着FPGA的规模越来越大,设计越来越复杂,使用IP核是一个发展趋势。 本课题结合FPGA与8051单片机的优点,主要针对以下三个方面研究: (1)FPGA开发平台的硬件实现选用Xilinx公司的XC3S500E-PQ208-4-C作为核心器件,采用Intel公司的EEPROM芯片2816A和SRAM芯片6116作为片内程序存储器,搭建FPGA的硬件开发平台。 (2)用VHDL语言实现8051IP核分析研究8051系列单片机内部各模块结构以及各部分的连接关系,实现了基于FPGA的8051IP核。主要包括如下几个模块:CPU模块、片内数据存储器模块、定时/计数器模块、并行端口模块、串行端口模块、中断处理模块、同步复位模块等。 (3)基于FPGA的8051IP核应用用所设计的8051IP核,实现了对一个4×4键盘的监测扫描、键盘确认、按键识别等应用。
上传时间: 2013-06-21
上传用户:stampede