虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

数模转换器

数模转换器,又称D/A转换器,简称DAC,它是把数字量转变成模拟的器件。D/A转换器基本上由4个部分组成,即权电阻网络、运算放大器、基准电源和模拟开关。模数转换器中一般都要用到数模转换器,模数转换器即A/D转换器,简称ADC,它是把连续的模拟信号转变为离散的数字信号的器件。
  • PCF8591 8位A/D和D/A转换中文资料

    PCF8591 8位A/D和D/A转换1、特性:单电源供电。工作电压: 2.5 V ~ 6V。待机电流低。I2C 总线串行输入/输出。通过3 个硬件地址引脚编址。采样速率取决于I2C 总线速度。4个模拟输入可编程为单端或差分输入。自动增量通道选择。模拟电压范围: VSS~VDD。片上跟踪与保持电路。8 位逐次逼近式A/D 转换。带一个模拟输出的乘法DAC。2、应用:闭环控制系统。用于远程数据采集的低功耗转换器。电池供电设备。在汽车、音响和TV 应用方面的模拟数据采集。3、概述:PCF8591 是单片、单电源低功耗8 位CMOS 数据采集器件, 具有4 个模拟输入、一个输出和一个串行I2C 总线接口。3 个地址引脚A0、A1 和A2 用于编程硬件地址,允许将最多8 个器件连接至I2C总线而不需要额外硬件。器件的地址、控制和数据通过两线双向I2C 总线传输。器件功能包括多路复用模拟输入、片上跟踪和保持功能、8 位模数转换和8 位数模拟转换。最大转换速率取决于I2C 总线的最高速率。I2C 总线系统中的每一片PCF8591 通过发送有效地址到该器件来激活。该地址包括固定部分和可编程部分。可编程部分必须根据地址引脚A0、A1 和A2 来设置。在I2C 总线协议中地址必须是起始条件后作为第一个字节发送。地址字节的最后一位是用于设置以后数据传输方向的读/写位。(见图4、16、17)

    标签: pfc8591 A/D转换 D/A转换

    上传时间: 2022-06-17

    上传用户:qdxqdxqdxqdx

  • DC开关电源环路补偿器设计

    摘要:建立了数字控制DC/DC开关电源闭环系统的s域小信号模型,采用数字重设计法针对给定的系统季数设计了数字补偿器。应用SISO Design Tool仿真平台,在伯德图分析和根轨连法的基础上设计了连续城的模拟补偿器,并进行了离散化处理。在建立系统s城模型时引入了模数转换器和数字脉宽调制发生器产生的延迟效应,使补偿器的设计考虑了采样速率对系统的影响,改善了传统离散设计的误盖。基于教字重设计法构建的数字补偿器实现了对脉宽调制信号的可编程精确控制,保证了变换器闭环工作良好的动态特性。仿真实验结果验证了所设计的数字补偿器的性能。关键词:数字控制系统;模数转换;数字重设计法;数字补偿器;数字脉宽调制1引言传统的开关电源采用模拟控制技术,使用比较器、误差放大器和模拟电源管理芯片等元器件来调整电源输出电压,存在着控制电路复杂、元器件数量多以及控制电路成型后很难修改等缺点,不利于开关电源的集成化和小型化。近年来随着微电子学的迅速发展,电源的控制也已经由模拟控制、模数混合控制,进入到数字控制阶段”,具有可编程性、设计可延续性、元件数量减少、先进的校正能力等优点。以往由于DSP等控制芯片的高成本,数字控制多用于大功率AC/DC变换器、PFC功率因数校正等场合”,而对于DC/DC高频开关电源只是实现了一些数字化的简单应用,如采用MCU提供保护、监控和通信功能。随着数字控制芯片成本的降低,数字控制也逐渐应用于DC/DC直流变换器,直接参与电源的反馈回路控制,实现了信号采样补偿和PWM调节的数字化。数字PID补偿器的设计非常关键,直接决定了电源的输出精度、动态响应等指标。近年来对DC/DC开关电源的数字补偿器的建模研究已有很多论述],主要基于数字重设计法和直接数字设计法。数字重设计是在传统模拟电源研究方法的基础上,首先将数字电源简化为一个连续的线性系统,忽略了采样保持器效应后设计模拟补偿器,然后采用双线性近似(Tustin)、匹配零极点(MPZ)等方法对其离散化得到数字补偿器。直接数字设计是直接建立零阶保持器和被控对象的离散模型,再构建包括离散补偿器的反馈系统。数字重设计和直接数字设计法在高采样速率下设计的数字补偿器性能差别不是很大,只是在低采样速率下直接数字设计更加精确。

    标签: 开关电源 环路补偿

    上传时间: 2022-06-18

    上传用户:zhanglei193

  • STM32F103的ADC转换源程序

    本压缩包上传的源程序使用C语言编写,可以进行二次开发,可移植性强!ADC(analog to digital converter)即模数转换器,它可以将模拟信号转换为数字信号。按照其转换原理主要分为逐次逼近型、双积分型、电压频率转换型三种。STM32F1 的 ADC 就是逐次逼近型的模拟数字转换器。STM32F103 系列一般都有 3 个 ADC,这些 ADC 可以独立使用,也可以使用双重/三重模式(提高采样率)。STM32F1 的 ADC 是 12 位逐次逼近型的模拟数字转换器。它具有多达 18 个复用通道,可测量来自 16 个外部源、2 个内部信号源。 这些通道的 A/D 转换可以单次、连续、扫描或间断模式执行。ADC 的结果可以左对齐或右对齐方式存储在 16 位数据寄存器中。ADC 具有模拟看门狗特性,允许应用程序检测输入电压是否超出用户定义的阀值上限或者下限。

    标签: stm32 adc转换 源程序

    上传时间: 2022-07-25

    上传用户:zhanglei193

  • 基于DSPic通信电源模块数字控制研究.rar

    数字控制技术在开关电源中的应用正变得越来越广泛,开关电源的数字控制器包含三个主要的功能模块:模数转换器、数字补偿器和数字脉宽调制器。本论文总结和比较了当今国际上高频开关电源数字控制器各个模块的先进技术和发展方向。 数字电源要在高频开关电源应用领域中实用化、市场化,在技术上仍然存在许多的难关需要攻克。其中模数转换器和数字脉宽调制器的分辨率问题给系统带来了极限环振荡的隐患,采样时滞现象增加了实现电源的电压调节快速动态响应特性的难度,同时数字补偿器必须在一个开关周期内完成若干次乘法和加法运算以便及时更新占空比信息,从而对数字控制器的运算速度提出了非常高的要求。本文集中研究和讨论解决这些技术难点的途径,利用matlab中的SISOTOOL块,通过直接数字设计提出了2P2Z的数字补偿算法。按照高频开关电源的设计步骤,本文对主要元器件进行了参数的计算以及选型,并利用matlab中的SIMULINK模块对电路的稳态瞬态性能进行仿真研究。 为了对理论分析和仿真研究进行验证,本文设计实现了一款基于DSPic30F2020高性能数字信号处理器并采用2P2Z控制算法的高频全桥拓扑大功率通信一次电源整流模块。实验结果表明,该数字电源方案稳定可靠,性能参数优异,能够满足应用的需要。

    标签: DSPic 通信电源 模块

    上传时间: 2013-04-24

    上传用户:林鱼2016

  • PIC单片机实用教程提高篇.rar

    以PIC16F87X型号为主,内容包括存储器;定时/计数器;输入捕捉/输出比较/脉宽调制CCP;模/数转换器;主控同步串行端口等等

    标签: PIC 单片机 实用教程

    上传时间: 2013-07-29

    上传用户:himbly

  • 光伏并网逆变器的研究.rar

    世界环境的日益恶化和传统能源的日渐枯竭,促使了对新能源的开发和发展。具有可持续发展的太阳能资源受到了各国的重视,各国相继出台的新能源法对太阳能发展起到推波助澜的作用。其中,光伏并网发电具有深远的理论价值和现实意义,仅在过去五年,光伏并网电站安装总量已达到数千兆瓦。而连接光伏阵列和电网的光伏并网逆变器便是整个光伏并网发电系统的关键。 本文根据逆变器结构以及光伏发电阵列特点,提出了基于DC-DC和DC-AC两级并网逆变器的结构。基于DC-DC和DC-AC电路的相对独立性,分别对DC-DC和DC-AC进行详尽分析,并提出了新的控制策略。在DC-DC转换器中,采用了Boost电路对太阳能阵列输出电压进行调制,并对系统进行最大功率点跟踪。针对固定电压法和扰动法跟踪最大功率点的缺点,提出三点最小二乘最大功率点跟踪的新算法,实验证明了该算法能够准确而迅速的跟踪系统最大功率点,从而提高系统的利用率,稳定系统的输出电压。在DC-AC转换器中,采用输出电流控制,根据正弦脉冲宽度调制的缺点,提出空间矢量脉冲宽度调制方法对逆变器进行控制,从而提高直流侧电压的利用率,减少谐波。基于SVPWM的控制原理,建立系统模型,结果表明输出电流与电网电压保持同相位,从而证明了该控制算法的可行性。 在提出新的控制策略的基础上,对2kW的三相并网逆变器进行硬件设计,包括主电路DC-DC和DC-AC,驱动电路以及电压电流检测电路,过零检测电路等,为类似结构的光伏并网逆变器提供了设计参考。

    标签: 光伏并网 逆变器

    上传时间: 2013-07-16

    上传用户:rishian

  • GSM接收机同步技术研究与基于FPGA和DSP的接收机设计.rar

    GSM是全球使用最为广泛的一种无线通信标准,不仅在民用领域,也在铁路GSM-R等专用领域发挥着极为重要的作用。由于无线信道具有瑞利衰落和延时效应,在通信系统的收发两端也存在不完全匹配等未知因素,因此接收的信号叠加有各种误差因素的影响。GSM接收机的实现离不开系统的同步,为了得到更好的同步质量,就必须对GSM基带同步技术进行研究,选择一种最合适的同步算法。GSM的同步既有时间同步,也有频率同步。 @@ 软件无线电是当前通信领域引入注目的热点之一。长期以来,GSM的接收和解调都是由专用的ASIC芯片来完成的,通过软件来实现GSM接收机的基带算法,体现了软件无线电技术的思想,选择用它们来实现的GSM接收机具有灵活、可靠、扩展性好的优点。 @@ 论文主要讨论GSM接收机同步算法与基于FPGA和DSP的GSM接收机设计, @@  主要内容包括: @@ 通过相关理论知识的学习,设计验证了GSM基带同步算法。对FB时间同步,讨论了包络检测和FFT变换两种不同的方法;对SB时间同步,介绍实相关和复相关两种方法;对频率同步,给出了一种对FB运用相关运算来精确估计频率误差的算法。 @@ 设计了使用GSM射频收发芯片RDA6210并通过实验室的ALTERA EP3C25FPGA开发板进行控制的GSM射频端的解决方案,论文对RDA6210的性能和控制方式进行了详细的介绍,设计了芯片的控制模块,得到了下变频后的GSM基带信号。 @@ 设计了基于RF前端+FPGA的GSM接收机方案。利用ALTERA EP2S180开发平台来完成基带数据的处理。针对ALTERA EP2S180开发平台模数转换器AD9433的特点使用THS4501设计了单独的差分运算放大器模块;设计了平台的数据存储方案并将该平台得到的基带采样数据用于同步算法的仿真。 @@ 设计了基于RF前端+DSP的GSM接收机方案。利用模数转换器AD9243、FPGA芯片和TMS320C6416TDSP芯片来完成基带数据的处理。设计了McBSP+EDMA传输的数据存储方案。 @@ 给出了接收机硬件测试的结果,从多方面验证了所设计硬件平台的可靠性。 @@关键词:GSM接收机;同步;RF; FPGA;DSP;

    标签: FPGA GSM DSP

    上传时间: 2013-07-01

    上传用户:sh19831212

  • 基于DSP/FPGA的多波形数字脉冲压缩系统硬件的研究与实现

    现代雷达系统广泛采用脉冲压缩技术,用以解决作用距离与分辨能力之间的矛盾。脉冲压缩是指雷达通过发射宽脉冲,保证足够的最大作用距离,而接收时,采用相应的脉冲压缩法获得窄脉冲以提高距离分辨率的过程。同时,数字信号处理技术的迅猛发展和广泛应用,为雷达脉冲压缩处理的数字化实现提供了可能。 本文主要研究雷达多波形频域数字脉冲压缩系统的硬件系统实现。在匹配滤波理论的指导下,成功研制了基于FPGAEP1K100QC208-1和4片高性能ADSP21160M的多波形频域数字脉冲压缩系统。该系统可处理时宽在42μs以内、带宽在5MHz以下的线性调频信号(LFM),非线性调频信号(NLFM)和Taylor四相码信号,且技术指标完全满足实用系统的设计要求。 本文完成的主要工作和创新之处有:(1)基于双通道模数转换器AD10242设计高精度数据采集电路,为整个脉压系统的工作提供必要的条件。完成了前端模拟信号输入电路的优化和差分输入时钟的产生,以实现高精度采样。 (2)根据协议和脉压系统的工作要求,以基于FPGAEP1K100QC208完成系统控制,使整个脉压系统正确稳定地工作。同时以该FPGA生成双口RAM,实现数据暂存,以匹配采样速率和脉压系统频率。 (3)设计基于4片高性能ADSP21160M的紧耦合并行处理系统,以完成多波形频域数字脉冲压缩的全部运算工作。4片DSP共享外部总线,且各DSP以链路口互连,进行数据通信。各DSP还使用一个链路口连接到接口板DSP,将脉压结果送出。 (4)以一片ADSP21160M和一片EP1K100QC208为核心,设计输出板电路,完成数据对齐、求模和数据向下一级的输出,并产生模拟输出。 (5)调试并改进处理板和输出板。

    标签: FPGA DSP 多波形 压缩系统

    上传时间: 2013-06-11

    上传用户:qq277541717

  • 基于FPGA的数据采集系统的SOPC实现

    本课题完成了基于FPGA的数据采集器以及IIC总线的模数转换器部分、通讯部分的电路设计。其中FPGA采用Xilinx公司Spartan-Ⅱ系列的XC2S100芯片,在芯片中嵌入32位软处理器MicroBlaze;ⅡC总线的模数转换采用Microchip公司的MCP3221芯片,通讯部分则在FPGA片内用VHDL语言实现。通过上述设计实现了“准单片化”的模拟量和数字量的数据采集和处理。 所设计的数据采集器可以和结构类似的上位机通讯,本课题完成了在上位机中用VHDL语言实现的通信电路模块。通过上述两部分工作,将微处理器、数据存储器、程序存储器等数字逻辑电路均集成在同一个FPGA内部,形成一个可编程的片上系统。FPGA片外仅为模拟器件和开关量驱动芯片。FPGA内部的硬件电路采用VHDL语言编写;MCU软核工作所需要的程序采用C语言编写。多台数据采集器与服务器构成数据采集系统。服务器端软件用VB开发,既可以将实时采集的数据以数字方式显示,也可以用更加直观的曲线方式显示。 由于数据采集器是所有自控类系统所必需的电路模块,所以一个通用的片上系统设计可以解决各类系统的应用问题,达到“设计复用”(DesignReuse)的目的。采用基于FPGA的SOPC设计的更加突出的优点是不必更换芯片就可以实现设计的改进和升级,同时也可以降低成本和提高可靠性。

    标签: FPGA SOPC 数据采集系统

    上传时间: 2013-07-12

    上传用户:a155166

  • 基于FPGA的逆变器控制芯片研究

    逆变控制器的发展经历从分立元件的模拟电路到以专用微处理芯片(DSP/MCU)为核心的电路系统,并从数模混合电路过渡到纯数字控制的历程。但是,通用微处理芯片是为一般目的而设计,存在一定局限。为此,近几年来逆变器专用控制芯片(ASIC)实现技术的研究越来越受到关注,已成为逆变控制器发展的新方向之一。本文利用一个成熟的单相电压型PWM逆变器控制模型,围绕逆变器专用控制芯片ASIC的实现技术,依次对专用芯片的系统功能划分,硬件算法,全系统的硬件设计及优化,流水线操作和并行化,芯片运行稳定性等问题进行了初步研究。首先引述了单相电压型PWM逆变器连续时间和离散时间的数学模型,以及基于极点配置的单相电压型PWM逆变器电流内环电压外环双闭环控制系统的设计过程,同时给出了仿真结果,仿真表明此系统具有很好的动、静态性能,并且具有自动限流功能,提高了系统的可靠性。紧接着分析了FPGA器件的特征和结构。在给出本芯片应用目标的基础上,制定了FPGA目标器件的选择原则和芯片的技术规格,完成了器件选型及相关的开发环境和工具的选取。然后系统阐述了复杂FPGA设计的设计方法学,详细介绍了基于FPGA的ASIC设计流程,概要介绍了仅使用QuartusII的开发流程,以及Modelsim、SynplifyPro、QuartusII结合使用的开发流程。在此基础上,进行了芯片系统功能划分,针对:DDS标准正弦波发生器,电压电流双环控制算法单元,硬件PI算法单元,SPWM产生器,三角波发生器,死区控制器,数据流/控制流模块等逆变器控制硬件算法/控制单元,研究了它们的硬件算法,完成了模块化设计。分析了全数字锁相环的结构和模型,以此为基础,设计了一种应用于逆变器的,用比例积分方法替代传统锁相系统中的环路滤波,用相位累加器实现数控振荡器(DCO)功能的高精度二阶全数字锁相环(DPLL)。分析了“流水线操作”等设计优化问题,并针对逆变器控制系统中,控制系统算法呈多层结构,且层与层之间还有数据流联系,其执行顺序和数据流的走向较为复杂,不利于直接采用流水线技术进行设计的特点,提出一种全新的“分层多级流水线”设计技术,有效地解决了复杂控制系统的流水线优化设计问题。本文最后对芯片运行稳定性等问题进行了初步研究。指出了设计中的“竞争冒险”和饱受困扰之苦的“亚稳态”问题,分析了产生机理,并给出了常用的解决措施。

    标签: FPGA 逆变器 控制芯片

    上传时间: 2013-05-28

    上传用户:ice_qi