自己课程设计写的程序,用FPGA控制ADC0809的转换时序来完成模/数转换,然后将转换完的数字信号传递给0832
上传时间: 2013-08-30
上传用户:小宝爱考拉
FPGA读SRAM中的数再传给CY7C68013
上传时间: 2013-08-30
上传用户:15070202241
本设计要实现一个具有预置数的数字钟的设计,具体要求如下:\r\n1. 正确显示年、月、日 \r\n2. 正确显示时、分、秒 \r\n3. 具有校时,整点报时和秒表功能 \r\n4. 进行系统模拟仿真和下载编程实验,验证系统的正确性 \r\n
上传时间: 2013-09-01
上传用户:ysjing
DAC0832数模转换进单片机(中断),C51下的Proteus仿真及C源程序,非常适合初学单片机的新手们学习
上传时间: 2013-09-24
上传用户:1583060504
高数下册期末试题
上传时间: 2013-12-19
上传用户:sglccwk
很好 很全的数电学习资料
标签: 数电技术
上传时间: 2013-10-27
上传用户:sammi
模电、数电所必备的电路基础知识
上传时间: 2014-12-23
上传用户:lnnn30
电流反馈式运算放大器应用电路指南
上传时间: 2014-12-21
上传用户:z754970244
∑-ΔA/D转换器是一种高精度的模数转换器,它和传统的A/D转换器不同,具有高分辨率、高集成度、造价低和使用方便的特点, 并且越来越广泛地使用在一些高精度仪器仪表和测量设备中。文章从信号的过采样、噪声整形、数字抽取滤波等方面分析了∑-ΔA/D转换器的工作原理,对人们全面了解∑-ΔA/D转换器有一定的帮助。
上传时间: 2013-11-25
上传用户:Vici
基于低噪声放大器(LNA)的噪声系数和驻波比之间的矛盾,本文采用安捷伦公司的ATF54143晶体管计了一款工作于890~960 MHz平衡式低噪声放大器。该设计分为两部分:3 dB 90°相移定向耦合器和并联的低噪声放大器。本文中首先介绍LNA相关理论,然后通过安捷伦公司的ADS仿真软件进行电路仿真,仿真结果满足设计要求,达到了低噪声系数和良好地驻波比要求。此文也为后面电路的设计和调试提供了理论支持。
上传时间: 2013-11-02
上传用户:410805624