正弦信号数据发生器
正弦信号数据发生器,程序采样256点,可实现循环输出和调频。...
正弦信号数据发生器,程序采样256点,可实现循环输出和调频。...
用FPGA实现的ADC采样器,用VHDL编写,8个模拟信号通道地址,8位数据输出...
EDA实验--UART串口实验:UART 主要有由数据总线接口、控制逻辑、波特率发生器、发送部分和接收部分等组成。UART 发送器 --- 发送器每隔16 个CLK16 时钟周期输出1 位,次序遵循1位起始位、8位数据位(假定数据位为8位)、1位校验位(可选)、1位停止位。 UART 接收器 ...
道格拉斯数据压缩算法。 算法特征:1.在不扰乱拓扑关系的前提下,对采样点数据进行合理的抽稀 2.对矢量坐标数据进行重新进行编码,以减少所需要的存储空间 3.矢量数据的压缩往往是不可逆的,数据压缩后,数据量变小了,数据的精度降低了...
详细介绍了(同步信号块处理)方法在静态软件接收机数据处理方面的应用。首先说明了的基本思想,然后具体介绍了捕获时根据相位差求精频的方法,以及在跟踪时使用理想相关方法进行码跟踪,使用相位差方法频率跟踪的详细过程,最后,在一个码周期内数字化码非整数的采样率下,提出了首尾相接的改进方法,成功实现了软件数据的...