虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

数据描述语言

  • 在信息信号处理过程中

    在信息信号处理过程中,如对信号的过滤、检测、预测等,都要使用滤波器,数字滤波器是数字信号处理(DSP,DigitalSignalProcessing)中使用最广泛的一种器件。常用的滤波器有无限长单位脉冲响应(ⅡR)滤波器和有限长单位脉冲响应(FIR)滤波器两种[1],其中,FIR滤波器能提供理想的线性相位响应,在整个频带上获得常数群时延从而得到零失真输出信号,同时它可以采用十分简单的算法实现,这两个优点使FIR滤波器成为明智的设计工程师的首选,在采用VHDL或VerilogHDL等硬件描述语言设计数字滤波器时,由于程序的编写往往不能达到良好优化而使滤波器性能表现一般。而采用调试好的IPCore需要向Altera公司购买。笔者采用了一种基于DSPBuilder的FPGA设计方法,使FIR滤波器设计较为简单易行,并能满足设计要求。

    标签: 信号处理 过程

    上传时间: 2014-01-21

    上传用户:ruan2570406

  • 本书通过100个实例

    本书通过100个实例,详细介绍便件描述语言vHDL的各种语法现象及其在专用集成电路(AHc)设计蝴还中的使用方法。

    标签: 100

    上传时间: 2014-01-17

    上传用户:chens000

  • 目 录因**银行业务增长

    目 录因**银行业务增长,现有的手工核对银行进帐数据的方式已不能满足工作需要。进帐数据来源于多家不同的银行,在数据文件格式上、进帐数据描述上都有一定的差异,核销员在数据核销工作中不但要关注数据的核销状态更多的时间还要处理不同格式的数据,这使本该简单的核销工作变得非常复杂,加大了核销工作员不必要的工作技能,保费对帐系统的开发能提高核销操作员的办公效率,以及数据核销的准确性。系统需要具备高起点、高可靠、高效率,安全性强、实用性强、扩充性强、自动化程度高、操作简练等特点。 在此次开发过程中,我工作组得到了**银行的大力支持和需求配合,本研发工作实在**银行现有银行系统的基础架构上进行的,中间数据接口与数据组件有本小组自行研发。 1.2.2 项目工作内容与工作目标 关键词:保费对帐系统 实施方案

    标签:

    上传时间: 2013-12-12

    上传用户:784533221

  • 数字信号处理在FPGA上实现的经典教材

    数字信号处理在FPGA上实现的经典教材,本书详细介绍了数字信号处理的算法,以及其在FPGA上用硬件描述语言实现

    标签: FPGA 数字信号处理 教材

    上传时间: 2015-10-22

    上传用户:stella2015

  • 介绍了基于FPGA的多功能计程车计价器的电路设计。该设计采用了可编程逻辑器件FPGA的ASIC设计

    介绍了基于FPGA的多功能计程车计价器的电路设计。该设计采用了可编程逻辑器件FPGA的ASIC设计,并基于超高速硬件描述语言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上编程实现了整个系统的控制部分,整个自动控制系统由四个模块构成:秒分频模块、控制模块、计量模块和译码显示模块。该设计不仅仅实现了显示计程车计费的功能,其多功能表现在它可以通过选择键选择显示计程车累计走的总路程和乘客乘载的时间。计时、计程、计费准确可靠,应用于实际当中有较好的实用价值和较高的可行性

    标签: FPGA ASIC 多功能 可编程逻辑器件

    上传时间: 2015-10-24

    上传用户:偷心的海盗

  • 基于FPGA液晶控制器设计与实现

    基于FPGA液晶控制器设计与实现,采用VHDL硬件描述语言。

    标签: FPGA 液晶 制器设计

    上传时间: 2013-12-17

    上传用户:坏天使kk

  • 本代码介绍了使用VHDL开发FPGA的一般流程

    本代码介绍了使用VHDL开发FPGA的一般流程,最终采用了一种基于FPGA的数字频率的实现方法。该设计采用硬件描述语言VHDL,在软件开发平台ISE上完成,可以在较高速时钟频率(100MHz)下正常工作。该设计的频率计能准确的测量频率在1Hz到100MHz之间的信号。使用ModelSim仿真软件对VHDL程序做了仿真,并完成了综合布局布线,最终下载到芯片Spartan-II上取得良好测试效果。

    标签: VHDL FPGA 代码 流程

    上传时间: 2014-01-12

    上传用户:hj_18

  • 本文:采用了FPGA方法来模拟高动态(Global Position System GPS)信号源中的C/A码产生器。C/A码在GPS中实现分址、卫星信号粗捕和精码(P码)引导捕获起着重要的作用

    本文:采用了FPGA方法来模拟高动态(Global Position System GPS)信号源中的C/A码产生器。C/A码在GPS中实现分址、卫星信号粗捕和精码(P码)引导捕获起着重要的作用,通过硬件描述语言VERILOG在ISE中实现电路生成,采用MODELSIM、SYNPLIFY工具分别进行仿真和综合。

    标签: GPS Position Global System

    上传时间: 2015-12-01

    上传用户:李彦东

  • verilog经典书籍

    verilog经典书籍,绝对经典。硬件描述语言(第四版)

    标签: verilog 书籍

    上传时间: 2013-12-08

    上传用户:sy_jiadeyi

  • fpga模拟以太网物理层的源代码

    fpga模拟以太网物理层的源代码,用verilog硬件描述语言开发。

    标签: fpga 模拟 以太网 物理层

    上传时间: 2015-12-23

    上传用户:franktu