虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

数据交换系统

数据交换系统,英文简称DTP,是部署于不同安全级别网络/安全域之间,专门用于业务数据检查,存取控制及分发的软硬件系统。
  • 基于FPGA的多路光栅数据采集系统

    随着现代测控技术的发展,在精密测量领域,光栅传感器在位移和角度测量中的使用越来越广泛。由于受到光栅刻线工艺的限制,为了提高光栅传感器的测量精度,往往需要使用电子方法对光栅信号进行细分辨向和计数。而在实际测...

    标签: FPGA 多路 光栅 数据采集系统

    上传时间: 2013-05-30

    上传用户:夜月十二桥

  • 串口调试助手3.0

    单片机串口调试助手3.0,帮助你让单片机和pc机实现数据交换

    标签: 3.0 串口 调试助手

    上传时间: 2013-06-18

    上传用户:zhoujunzhen

  • 温湿度采集显示

    基于S51单片机数据采集系统设计,串口通信,lcd显示

    标签: 温湿度采集

    上传时间: 2013-06-25

    上传用户:GavinNeko

  • Protel99se完美破解版

    Protel99SE是应用于Windows9X/2000/NT操作系统下的EDA设计软件,采用设计库管理模式,可以进行联网设计,具有很强的数据交换能力和开放性及3D模拟功能,是一个32位的设计软件,可以完成电路原理图设计,印制电路板设计和可编程逻辑器件设计等工作,可以设计32个信号层,16个电源--地层和16个机加工层。  安装步骤:第一大步:安装99SE主程序  运行目录中的 Setup.exe  注册码:Y7ZP-5QQG-ZWSF-K858  第二大步:安装99SE补丁程序  运行“第二大步Protel99SP6b补丁”目录中的  protel99seservicepack6.exe  第三大步:共分5小步。安装:汉化菜单、汉字模块、国标元件、国标模版、CAD转换  运行“第三大步Protel99汉化”目录中的  中的各个目录中的SETUP.BAT即可,详见“第三大步Protel99汉化”目录中的安装说明。 里面包含Protel99se完美破解版、Protel99se介绍、利用Protel99SE设计PCB基础教程、Protel99se教程 解压密码:www.pp51.com

    标签: Protel 99 se 破解版

    上传时间: 2013-10-20

    上传用户:kytqcool

  • MT-021 ADC架构II:逐次逼近型ADC

    数年以来,逐次逼近型ADC一直是数据采集系统的主要依靠

    标签: ADC 021 MT 架构

    上传时间: 2013-10-28

    上传用户:com1com2

  • AN-741鲜为人知的相位噪声特性

      关于相位噪声专题的信息有很多,包括相位噪声特性1、相位噪声测量方法2以及它对系统性能的影响3。众所周知,振荡器和时钟的相位噪声已成为导致现代无线电系统性能降低的因素之一。然而,大多数传统相位噪声分析仅将重点放在单载波无线电系统中正弦波信号的降低,而相位噪声对多载波接收机、宽带系统或数字无线电的影响则很少涉及。本应用笔记将讨论一些与数据采样系统相位噪声有关的鲜为人知的问题,主要是多载波无线电、宽带信号和欠采样无线电架构等

    标签: 741 AN 相位噪声

    上传时间: 2013-10-30

    上传用户:asdkin

  • 时钟分相技术应用

    摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。 关键词: 时钟分相技术; 应用 中图分类号: TN 79  文献标识码:A   文章编号: 025820934 (2000) 0620437203 时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的 性能。尤其现代电子系统对性能的越来越高的要求, 迫使我们集中更多的注意力在更高频率、 更高精度的时钟设计上面。但随着系统时钟频率的升高。我们的系统设计将面临一系列的问 题。 1) 时钟的快速电平切换将给电路带来的串扰(Crosstalk) 和其他的噪声。 2) 高速的时钟对电路板的设计提出了更高的要求: 我们应引入传输线(T ransm ission L ine) 模型, 并在信号的匹配上有更多的考虑。 3) 在系统时钟高于100MHz 的情况下, 应使用高速芯片来达到所需的速度, 如ECL 芯 片, 但这种芯片一般功耗很大, 再加上匹配电阻增加的功耗, 使整个系统所需要的电流增大, 发 热量增多, 对系统的稳定性和集成度有不利的影响。 4) 高频时钟相应的电磁辐射(EM I) 比较严重。 所以在高速数字系统设计中对高频时钟信号的处理应格外慎重, 尽量减少电路中高频信 号的成分, 这里介绍一种很好的解决方法, 即利用时钟分相技术, 以低频的时钟实现高频的处 理。 1 时钟分相技术 我们知道, 时钟信号的一个周期按相位来分, 可以分为360°。所谓时钟分相技术, 就是把 时钟周期的多个相位都加以利用, 以达到更高的时间分辨。在通常的设计中, 我们只用到时钟 的上升沿(0 相位) , 如果把时钟的下降沿(180°相位) 也加以利用, 系统的时间分辨能力就可以 提高一倍(如图1a 所示)。同理, 将时钟分为4 个相位(0°、90°、180°和270°) , 系统的时间分辨就 可以提高为原来的4 倍(如图1b 所示)。 以前也有人尝试过用专门的延迟线或逻辑门延时来达到时钟分相的目的。用这种方法产生的相位差不够准确, 而且引起的时间偏移(Skew ) 和抖动 (J itters) 比较大, 无法实现高精度的时间分辨。 近年来半导体技术的发展, 使高质量的分相功能在一 片芯片内实现成为可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能优异的时钟 芯片。这些芯片的出现, 大大促进了时钟分相技术在实际电 路中的应用。我们在这方面作了一些尝试性的工作: 要获得 良好的时间性能, 必须确保分相时钟的Skew 和J itters 都 比较小。因此在我们的设计中, 通常用一个低频、高精度的 晶体作为时钟源, 将这个低频时钟通过一个锁相环(PLL ) , 获得一个较高频率的、比较纯净的时钟, 对这个时钟进行分相, 就可获得高稳定、低抖动的分 相时钟。 这部分电路在实际运用中获得了很好的效果。下面以应用的实例加以说明。2 应用实例 2. 1 应用在接入网中 在通讯系统中, 由于要减少传输 上的硬件开销, 一般以串行模式传输 图3 时钟分为4 个相位 数据, 与其同步的时钟信号并不传输。 但本地接收到数据时, 为了准确地获取 数据, 必须得到数据时钟, 即要获取与数 据同步的时钟信号。在接入网中, 数据传 输的结构如图2 所示。 数据以68MBös 的速率传输, 即每 个bit 占有14. 7ns 的宽度, 在每个数据 帧的开头有一个用于同步检测的头部信息。我们要找到与它同步性好的时钟信号, 一般时间 分辨应该达到1ö4 的时钟周期。即14. 7ö 4≈ 3. 7ns, 这就是说, 系统时钟频率应在300MHz 以 上, 在这种频率下, 我们必须使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型门延迟为340p s) , 如前所述, 这样对整个系统设计带来很多的困扰。 我们在这里使用锁相环和时钟分相技术, 将一个16MHz 晶振作为时钟源, 经过锁相环 89429 升频得到68MHz 的时钟, 再经过分相芯片AMCCS4405 分成4 个相位, 如图3 所示。 我们只要从4 个相位的68MHz 时钟中选择出与数据同步性最好的一个。选择的依据是: 在每个数据帧的头部(HEAD) 都有一个8bit 的KWD (KeyWord) (如图1 所示) , 我们分别用 这4 个相位的时钟去锁存数据, 如果经某个时钟锁存后的数据在这个指定位置最先检测出这 个KWD, 就认为下一相位的时钟与数据的同步性最好(相关)。 根据这个判别原理, 我们设计了图4 所示的时钟分相选择电路。 在板上通过锁相环89429 和分相芯片S4405 获得我们所要的68MHz 4 相时钟: 用这4 个 时钟分别将输入数据进行移位, 将移位的数据与KWD 作比较, 若至少有7bit 符合, 则认为检 出了KWD。将4 路相关器的结果经过优先判选控制逻辑, 即可输出同步性最好的时钟。这里, 我们运用AMCC 公司生产的 S4405 芯片, 对68MHz 的时钟进行了4 分 相, 成功地实现了同步时钟的获取, 这部分 电路目前已实际地应用在某通讯系统的接 入网中。 2. 2 高速数据采集系统中的应用 高速、高精度的模拟- 数字变换 (ADC) 一直是高速数据采集系统的关键部 分。高速的ADC 价格昂贵, 而且系统设计 难度很高。以前就有人考虑使用多个低速 图5 分相技术应用于采集系统 ADC 和时钟分相, 用以替代高速的ADC, 但由 于时钟分相电路产生的相位不准确, 时钟的 J itters 和Skew 比较大(如前述) , 容易产生较 大的孔径晃动(Aperture J itters) , 无法达到很 好的时间分辨。 现在使用时钟分相芯片, 我们可以把分相 技术应用在高速数据采集系统中: 以4 分相后 图6 分相技术提高系统的数据采集率 的80MHz 采样时钟分别作为ADC 的 转换时钟, 对模拟信号进行采样, 如图5 所示。 在每一采集通道中, 输入信号经过 缓冲、调理, 送入ADC 进行模数转换, 采集到的数据写入存储器(M EM )。各个 采集通道采集的是同一信号, 不过采样 点依次相差90°相位。通过存储器中的数 据重组, 可以使系统时钟为80MHz 的采 集系统达到320MHz 数据采集率(如图6 所示)。 3 总结 灵活地运用时钟分相技术, 可以有效地用低频时钟实现相当于高频时钟的时间性能, 并 避免了高速数字电路设计中一些问题, 降低了系统设计的难度。

    标签: 时钟 分相 技术应用

    上传时间: 2013-12-17

    上传用户:xg262122

  • 含CAD命令,与AutoCAD类似的中望CAD教程

    本书是按最新推出的中望CAD 软件2006 版编写,每章均附有该章小结及练习,小结是这一章内容的概括归纳和实践经验总结,对读者学习有很大帮助,练习题目丰富,便于读者掌握。书中提供了典型操作举例,讲述了操作的全过程。附录部分收集了实用资料,包括常见问题的处理等。本书适合具备计算机基础知识的工程师、设计师、高校学生以及其他对中望CAD软件感兴趣的读者。只要具有中学文化基础,都可用本教材来学习中望CAD 软件。本书主要讲述的内容有:中望CAD 基础知识;中望CAD 的绘图、编辑命令;绘图环境设置、显示控制;文本书写、尺寸标注;图块与属性的使用;数据交换;打印与规划图纸;工程图综合绘制;三维绘图;中望CAD 用户化与开发等知识。本书可作为各高等院校、高工专、高职及中专的教材,也可作为工程技术人员培训或自学的参考书。

    标签: CAD AutoCAD 命令 教程

    上传时间: 2013-11-17

    上传用户:miaochun888

  • 逆变电源系列简介

    适用范围本系列正弦波逆变电源主要针对邮电通信系统的特点和要求而设计生产以满足邮电通信等行业对供电高品质、高可靠的要求。本系列正弦波逆变电源主要用于程控交换机后台管理系统,包括监控系统、计费系统、话务系统、分组交换系统。可作为对电源干扰敏感的系统终端计算机电源。也适用于一切需要稳定、可靠、净化、不间断纯正弦波供电的设备。

    标签: 逆变电源

    上传时间: 2013-11-08

    上传用户:凌云御清风

  • 基于HT46F49E的低成本智能电表设计

    针对国家电网出台的新的电能标准,介绍一种低成本智能电表设计的基本原理及方案,设计了一种基于HT46F49E单片机和电能计量芯片ADE7755的低成本智能电表,同时采用了配合本方案的红外数据采集系统。系统经验证能够正常工作,该设计不仅成本低廉、方法简单,抗干扰能力强,具有较强的实用性和创新性。

    标签: 46F F49 49E HT

    上传时间: 2013-10-20

    上传用户:hfnishi